【TI:クロック/タイミング】 LMK03328 クロックソースの入力タイミング
タイミング規定は特にありません。 PRIREF_P/PRIREF_NやSECREF_P,SECREF_N等の リファレンスクロック入力は内蔵VCOのauto-calibrationの為に、PDN端子の入力が LOWレベル→HIGHレベルに変化する前に確定している必要があります。 詳細表示
【TI:クロック/タイミング】 ナノタイマーIC TPL5000使用方法
①PGOODがHighになったあと、tDP秒後にリセットがアクティブになります。 ②データシートFigure 1にあるように、WAKE生成の前にMCUからのDONEを受け取ります。 ③RESETパルスの立ち下がりかWAKEパルスの立ち上がりにより規定されています。 データシートFi... 詳細表示
【TI:クロック/タイミング】 CDCE72010:外付けオシレータの仕様条件
オシレータの特性について、 入力特性はデータシート8ページ目の仕様を満たしているか確認してください。 CDCE72010データシート ジッタ特性は下記アプリケーション資料14ページ目の様に、 50psの位相ジッタまでは300fs台までジッタクリーニングできる為、 位相ジッタ:50ps... 詳細表示
【TI:クロック/タイミング】 LM567C:ESD耐量スペック
ESD HBM及びMMは下記スペックとなります。 - ESD Human Body Model: 500V - ESD Machine Model: 250V 下記TIのQ&Aサイトを参照して下さい。 TI E2E Clock & timingforum: LM567C 詳細表示
【TI:クロック/タイミング】 LMK03328 未使用端子処理
LMK03328のSECREF_P,SECREF_Nが未使用の場合、未接続で問題ありません。 SECREFのバッファはディセーブル設定して下さい。 詳細は、下記データシートの内容を確認してください。 LMK03328 データシート 詳細表示
【TI:クロック/タイミング】 PLLatinum Sim software ダウンロード方法
PLLatinum Sim software において、 Order Nowの項目にBuy from Texas Instruments or Third Partyに Requestと表示されているかと思いますが、そこからMy TIのアカウントで ログインして入手できます。 詳細表示
【TI:クロック/タイミング】 CDCI6214のクロックが出力されない
I2C経由のレジスタ設定を完了後にrecal(Reg 0x00 のbit4)を実行して、クロックが出力されるか確認してください。 recalによって再キャリブレーションが実行されます。 なお、EEPROMで起動時はデータシートの8.5.2 EEPROM Access(データシートRev E時点... 詳細表示
【TI:クロック/タイミング】 ADS42JB69EVMに搭載のLMK04828の出力周波数について
ADS42JB69のサンプリングレートが250MHz、LMFの設定が421の場合、LMK04828のクロックは以下になります。 ①JESD CORE CLOCK ⇒ LVDS 250MHz ②JESD CORE SYSREF ⇒ LVDS 6.25MHz ③GTX_CLK ⇒ LV... 詳細表示
【TI:クロック/タイミング】 CDCI6214EVMに使用している水晶の型番について
CDCI6214EVMではNX3225GA-25.000M-STD-CRG-2が使用されています。 CDCI6214EVMのBOMリストはE2Eより入手できます。 ファイル名:SV601290A(001)_BOM.xls 詳細表示
【TI:クロック/タイミング】 LMK00105のシングルエンド入力について
シングルエンドで入力する場合、DC結合は可能です。 DC結合でのシングルエンド入力時のCLKin*の処理はコンデンサを介してGNDへ接続します。 またRB1とRB2はkΩレンジになります。例えばRB1=7.5k RB2=2.5k等になります。 例えば、Figure 7の場合、Vbb≃Vp... 詳細表示
25件中 11 - 20 件を表示