【TI:ロジック】 マルチファンクション・ゲート(LVC1G97/98)の構成例 No.7
下記が、SN74LVC1G97/98を用いたバッファ / インバータの構成と真理値表となります。 【SN74LVC1G97を用いたバッファ】 出典:マルチファンクション・ゲート SN74LVC1G97/SN74LVC1G98 April 2003版(Texas Instrument... 詳細表示
【TI:ロジック】 マルチファンクション・ゲート(LVC1G97/98)の構成例 No.6
下記が、SN74LVC1G97/98を用いたインバータ / バッファの構成と真理値表となります。 【SN74LVC1G97を用いたインバータ】 出典:マルチファンクション・ゲート SN74LVC1G97/SN74LVC1G98 April 2003版(Texas Instruments... 詳細表示
【TI:ロジック】 マルチファンクション・ゲート(LVC1G97/98)の構成例 No.5
下記が、SN74LVC1G97/98を用いた2入力 OR / 2入力 NORの構成と真理値表となります。 【SN74LVC1G97を用いた2入力 OR】 出典:マルチファンクション・ゲート SN74LVC1G97/SN74LVC1G98 April 2003版(Texas Inst... 詳細表示
【TI:ロジック】 マルチファンクション・ゲート(LVC1G97/98)の構成例 No.3
下記が、SN74LVC1G97/98を用いた2入力(1反転入力) AND, NOR/ 2入力(1反転入力) NAND, ORの 構成と真理値表となります。 【SN74LVC1G97を用いた2入力(1反転入力) AND, NOR】 出典:マルチファンクション・ゲート SN74L... 詳細表示
【TI:プロセッサ】 AM437x:GPIO 割り込みについて
GPIOは全てのピンを外部割り込みとして使用することができます。 個々のピンが個別の割り込み要因として動作することはできず、 6つあるGPIOモジュール(GPIO0–5)それぞれが2つの割り込み要因(Interrupt request line 1 or 2)として動作します。 ... 詳細表示
【TI:データ・コンバータ】 ADS9110レジスターマップについて
RST端子をプルダウンしている状態で電源をONした場合、通常では レジスタ値はデフォルトにリセットされます。 もし電源の立ち上がりが遅かったり単調に立ち上がらないような場合は、 電源が安定した後にRSTをLowにして、確実にリセット動作を有効にすることをお勧めします。 (RST 端子は内部でプルダウン... 詳細表示
【TI:プロセッサ】 AM572x/AM574x:電源ソリューション(Power management IC; PMIC)
AM572xおよびAM574xで利用可能なPMICは下記の通りです。詳細はユーザーガイドを確認してください。 ・TPS6590379 ユーザーガイド:TPS659037 User's Guide to Power AM572x and AM571x TPS22965(Lo... 詳細表示
【TI:インターフェイス】 TPD4E004 電圧のクランプ目的として用いる場合
①抵抗は付けたほうが良いです。 コネクタを経由してサージが入った場合、TVSダイオードでもVfに対応する電圧が上昇します。 従って入出力端子電圧が上がり、デバイスの持つクランプダイオードへの影響が考えられます。 そのため電流制限として、(例えば)33ohm程度を追加する事をお勧めします。 ... 詳細表示
【TI:マイコン】 C2000シリーズ TMUの使用方法について
TMU用のIntrinsics関数を使用する場合、コンパイラオプションの Processor Option-> Specify TMU support (--tmu_support) を'tmu0' に設定します。 詳細については、下記ユーザーガイドの2.3.4 Run-Time... 詳細表示
【TI:ロジック】 マルチファンクション・ゲート(LVC1G97/98)の構成例 No.4
下記が、SN74LVC1G97/98を用いた2入力(1反転入力) OR, NAND/ 2入力(1反転入力) NOR, ANDの構成と真理値表となります。 【SN74LVC1G97を用いた2入力(1反転入力) OR, NAND】 出典:マルチファンクション・ゲート SN74LVC1G... 詳細表示
963件中 241 - 250 件を表示