【TI:ロジック】 ロジック全般 バスラインの分圧終端(テブナン終端)抵抗値の計算方法
バスラインの終端方法の一つに分圧終端(テブナン終端)があります。 伝送ラインのレシーバの近傍にVCCへのプルアップ抵抗(Rpu)とGNDへのプルダウン抵抗(Rpd)を接続します。 一般的に以下の様に求めることが出来ます。 (Rpu×Rpd) / (Rpu+Rpd) = (1.5~3)×Z... 詳細表示
【TI:クロック/タイミング】 LMK1C1102とLMK1C1103のピン配置
LMK1C1102とLMK1C1103のピン配置はそれぞれ、CDCLVC1102とCDCLVC1103と同じです。 なお、Revision Bのデータシート(SNAS791B)が公開されており、ピン配置は記載されています。 常に最新のデータシートを参照してください。... 詳細表示
【TI:プロセッサ】 プロセッサ共通 JTAGピンヘッダについて
①エミュレータとターゲットボードのJTAG変換コネクタのクロスリファレンスについては JTAG connectors cross referenceを確認してください。 ②対応する変換コネクタがある場合は、メーカーサイトへリンクまたは提供会社が 紹介されていますので、個別に確認してください。... 詳細表示
【TI:マイコン】 MSP430 タイマ・モジュールのCapture modeについて
MSP430F4xxファミリーのTimer_Aモジュールを 参考に説明します。 Capture mode(キャプチャ・モード)とは、 ある信号の変化をトリガにタイマのその時のカウント値を 取得するモードです。 Capture/Compareブロック(CCRx)は、 TACCTL... 詳細表示
【TI︓電源IC 】 TPS650861のDDR用のVREF信号
BUCK6が生成するVDDQ出力を抵抗分圧して、VREFを生成する方法があります。 その際、±0.1%や±0.5%誤差の高精度な抵抗が必要になります。 必要に応じて、TPS51206やTPS51200のようなDDRメモリ向け電源ICも検討してください。 なお、TPS650861にはVTT端子... 詳細表示
【TI:マイコン】 TMS320F2833x, TMS320F2823x ペリフェラルの入力ポートにおける入力信号の入力条件について
ペリフェラルの入力ポートにおける入力信号の入力条件は、以下のように3通りの方法で指定できます。 GPxQSELn[GPIOn]レジスタにてピン毎に設定可能です。 1)システムクロック(SYSCLKOUT)周期でサンプリングを行いデータを取り込みます。 (GPxQSELn[GPIOn... 詳細表示
バススイッチには下記の種類があります。用途によってご利用ください。 バス・スイッチは、AからB(BからA)への単純なON/OFF Switchです。 マルチプレクサ/デマルチプレクサは、1Aから1B(1Bから1A)、又は1Aから1B2(1B2から1A)へのバスをSwitch... 詳細表示
【TI:データ・コンバータ】 ADS9110レジスターマップについて
RST端子をプルダウンしている状態で電源をONした場合、通常では レジスタ値はデフォルトにリセットされます。 もし電源の立ち上がりが遅かったり単調に立ち上がらないような場合は、 電源が安定した後にRSTをLowにして、確実にリセット動作を有効にすることをお勧めします。 (RST 端子は内部でプルダウン... 詳細表示
【TI: プロセッサ】 AM64x /AM243xの回路図チェック:推奨事項 2.8 DDR(High-Speed Interface Layout Guidelines:4...
Index Index(DDR) Index(HighSpeed) <前の手順へ 4 References • Hall, Stephen H., and Garrett W. Hall. High Speed Digital System D... 詳細表示
CINがCLの10倍未満で設定した場合、下記2点の現象が考えられます。 ・CL容量が大きい時はインラッシュが増加し、更にCINが小さい時はVinが低下 ・CIN<CL時で電源動作時に突然Vinが低下やOFFした場合、Vout>Vinになる瞬間が発生 下記TIのQ&Aサイトを参照して下さい... 詳細表示
963件中 281 - 290 件を表示