【TI:プロセッサ】 AM64x /AM243xの回路図チェック:推奨事項 2.8 DDR(2.13 CK and ADDR_CTRL Topologies and Rout...
Index Index(DDR) <前の手順へ 2.13 CK and ADDR_CTRL Topologies and Routing Guidance CKおよびADDR_CTRLネットクラスも同様にルーティングされ、 プロセッサ内のDDR PHYから各... 詳細表示
【TI:プロセッサ】 AM64x /AM243xの回路図チェック:推奨事項 2.8 DDR(2.12 POD Interconnect)
Index Index(DDR) <前の手順へ 2.12 POD Interconnect DDR4以前は、出力バッファはプッシュプルCMOSバッファでした。 LOWのときは電流をシンクし、HIGHのときはソース電流をシンクしていました。 その... 詳細表示
【TI:プロセッサ】 AM64x /AM243xの回路図チェック:推奨事項 2.8 DDR(2.11 VTT)
Index Index(DDR) <前の手順へ 2.11 VTT VREFCAの場合と同様に、VTT電源の公称値はDDR4電源電圧の50%です。 VREFCAとは異なり、VTT電源はソース電流とシンク電流、 特にADDR_CTRLネットクラスThe... 詳細表示
【TI:プロセッサ】 AM64x /AM243xの回路図チェック:推奨事項 2.8 DDR(2.10 VREF Routing)
Index Index(DDR) <前の手順へ 2.10 VREF Routing JEDECでは、DDR4メモリインタフェースで使用される2つの基準電圧を 定義しています。VREFDQとVREFCAです。VREFDQは、リードおよび ... 詳細表示
【TI:プロセッサ】 AM64x /AM243xの回路図チェック:推奨事項 2.8 DDR(2.9 DDR4 Signal Termination)
Index Index(DDR) <前の手順へ 2.9 DDR4 Signal Termination CKおよびADDR_CTRLネットクラスには、シグナルターミネータが必要です。 これらをFigure 2-1およびFigure 2-2に示しま... 詳細表示
【TI:プロセッサ】 AM64x /AM243xの回路図チェック:推奨事項 2.8 DDR(2.8 Net Classes)
Index Index(DDR) <前の手順へ 2.8 Net Classes ルーティングルールは、ネットクラスと呼ばれる グループ内の信号に適用されます。各ネットクラスには、 同じルーティング要件を持つ信号が含まれます。 これによ... 詳細表示
【TI:プロセッサ】 AM64x /AM243xの回路図チェック:推奨事項 2.8 DDR(2.7 VPP)
Index Index(DDR) <前の手順へ 2.7 VPP VPPはDDR4 SDRAMの新しい電源入力です。 この電源は、アクティブおよびスタンバイモードでは平均5 mA未満、 リフレッシュ中は10~20 mAである必要があり... 詳細表示
【TI:プロセッサ】 AM64x /AM243xの回路図チェック:推奨事項 2.8 DDR(2.6 DDR4 Keepout Region)
Index Index(DDR) <前の手順へ 2.6 DDR4 Keepout Region DDR4回路に使用されるPCBの領域は、 他の信号から分離されている必要があります。 DDR4禁止領域は、この目的のために定義され、Figure... 詳細表示
【TI:プロセッサ】 AM64x /AM243xの回路図チェック:推奨事項 2.8 DDR(2.5 Placement)
Index Index(DDR) <前の手順へ 2.5 Placement Figure 2-3は、プロセッサーとDDR4デバイスに必要な配置を示しています。 この図の寸法は、Table 2-3に定義されています。 配置は、デバイス... 詳細表示
【TI:プロセッサ】 AM64x /AM243xの回路図チェック:推奨事項 2.8 DDR(2.4 Compatible JEDEC DDR4 Devices)
Index Index(DDR) <前の手順へ 2.4 Compatible JEDEC DDR4 Devices このインタフェースに対応したJEDEC DDR4デバイスの パラメータをTable 2-2に示します。 DDR4インター... 詳細表示
234件中 51 - 60 件を表示