Document Number: MPC5744PRM
Rev. 6.1, 10/2017
P2278
57.8.1 Default Mode (lets call it startup)にて、以下の記載されており、
Default modeでは、14のLVD Testを実行しており16MHzの内部クロックで実行しています。
This one implements 14 LVD tests including reserved fields. This test runs on 16MHz IRC clock ( PBRIDGE clock during reset) and STTW is ~112us (8us *14test)
User has no possibility to configure it.
関連するドキュメントは以下より入手できます。