TEDサポートウェブ
>
NXP Semiconductors
>
Digital Networking
>
【NXP:DN】 LS1046A 入力システムクロック(差動信号)のスレッショルドレベルについて
戻る
No : 6979
公開日時 : 2021/03/22 14:34
更新日時 : 2022/03/29 21:05
印刷
【NXP:DN】 LS1046A 入力システムクロック(差動信号)のスレッショルドレベルについて
LS1046Aシステムクロックである DIFF_SYSCLK / DIFF_SYSCLK_B (差動)入力信号 のスレッショルド電圧を教えてください。
入力するクロックの波形が乱れた場合に、 どの範囲まで認識しているのでしょうか。
カテゴリー :
TEDサポートウェブ
>
NXP Semiconductors
>
Digital Networking
回答
LS1046Aデータシート
から
3.7.6.1 Differential system clock DC electrical characteristics にスペックの記載があります。
しかしこのTableでは、スレッショルド電圧の記載はなく、LS1046Aにはスレッショルド電圧の値として定義自体がありません。
DIFF_SYSCLK / DIFF_SYSCLK_B (差動)信号 によるクロック入力では、ポジティブとネガティブの信号がクロスした時に閾値のイベントが発生します。