【TEDサポートウェブ】会員様限定FAQを閲覧いただくにはログインが必要です。
会員様限定FAQを閲覧いただくには、ログインが必要となります。 東京エレクトロン デバイスあるいは当社のパートナー商社様とお取引のあるお客様、もしくは、新たにお取引を希望されるお客様を対象にしております。 既にユーザーアカウントをお持ちの場合、こちらよりログインを行ってください。 ... 詳細表示
【NXP:その他】ヘルプデスクによるお問い合わせは承っておりません。
現在、NXP製品については、TEDサポートウェブ上のヘルプデスクによるお問い合わせは承っておりません。 NXP製品に関するお問い合わせは、こちらをご利用ください。 詳細表示
【NXP:DN】 LS1026A/LS1046A DIFF SYSCLKの終端抵抗の設定について
LS1046Aの[cfg_eng_use0]ピンと[cfg_eng_use1]ピンを基板上で設定する必要があります。 [cfg_eng_use0] =[0]、[cfg_eng_use1]=[1]と設定すると、差動入力のクロックにLS1046A内部の終端が有効になります。 (補足) LS1... 詳細表示
【NXP:DN】 LS1026A/LS1046A USBの入力クロック(SYSCLK、DIFF SYSCLK)の設定方法
USB のペリフェラルクロックは、 SCFG_USB_REFCLK_SELCR1/2/3の設定で[SYSCLK]と[DIFF SYSCLK]が選択されます。 SCFG_USB_REFCLK_SELCR1/2/3の設定は、RCWファイル(**.rcw)のPBIの記述で設定します。 例えばNXP... 詳細表示
【NXP:DN】 LS1023A/LS1043A SENSEVDDピンとSENSEGNDピンの使用方法
使用している電源ICに、フィードバックピンがある場合にはそれぞれのLS1043Aセンスピンを接続します。 なおLS1043A Data Sheetの他にはNXP社資料での説明はありません。以下はData Sheetからの抜粋です。 (抜粋) SENSEGND : GND Sense pin S... 詳細表示
【NXP:DN】 LS1023A/LS1043A LS1043A-RGW(NXP社評価ボード)での QSPI のDQS信号
LS1043A-RGW 回路図のシンボルが誤っています。 LS1043A Reference Manualでは、30.1.1 LS1043A QuadSPI signals の、Table 30-1. LS1043A QuadSPI signals に使用する信号名が一覧が記載されています。 QSPI... 詳細表示
【NXP:DN】 LS1023A/LS1043A の D1_MAPAR_ERR_Bピンの使用方法
D1_MAPAR_ERR_BピンはDDR3Lメモリでは使用しません。DDR4メモリで使用します。 LS1043A Reference Manualでは、Table 18-1. DDR Memory Interface Signal Summaryにて、MAPAR_ERR_B :Address parit... 詳細表示
【NXP:DN】 LS1023A/LS1043A TDM信号のうちTDMAを使用しTDMBを使用しない場合のピンの処理
Outputピンは、Floating のままで良いです。 Inputピンは、2-10KΩでのプルアップまたはプルダウンとしてください。 なおLS1043A Designchecklist では、「5.14.1 QUICC Engine pin termination recommendations」に... 詳細表示
【NXP:DN】 LS1023A/LS1043A TDM関連ピンのTDMAとTDMBの使い分けの可否
いいえ、TDMAを使用する設定とした場合に、TDMB_xxピンをGPIOピンに設定して使用することはできません。 ピンの設定はLS1043Aが起動する時にフラッシュからロードする512bitのRCW(Reset Configuration Word)で決定します。 これらのピンのRCW設定につ... 詳細表示
【NXP:DN】 LS1020A/LS1021A/LS1022A DDR3LのDQ信号について
QorIQ のDDR3Lボード設計にはNXP社資料として、 AN3940 Hardware and Layout Design Considerations for DDR3 SDRAM Memory Interfaces をリファレンスとして案内しています。 この資料はLS1021A以外のLayer... 詳細表示
194件中 1 - 10 件を表示