【TI:プロセッサ】 AM64x /AM243xの回路図チェック:推奨事項 2.8 DDR(2.1 DDR4 Introduction)
。 DDR3の場合と同様に、フライバイルーティングが必要であるため、 レベリングが必要です。 DDR4でより高いデータレートを実現するために、 SDRAMとプロセッサのインターフェイス(PHY) の両方に対応する必要があるインターフェイス仕様に いくつかの拡張機能が追加されています。 ボードの相互 詳細表示
【TI:プロセッサ】 AM64x /AM243xの回路図チェック:推奨事項 2.8 DDR(2.15 CK and ADDR_CTRL Routing Specification)
マンハッタン距離として定義されます。 プロセッサとDDR4メモリのクロックとアドレスピンの位置を考えると、 これらの部品の配置を考慮して、可能な最大のマンハッタン距離を決定できます。 この距離から、CKおよびADDR_CTRLルーティンググループのルーティングされた トラックの長さに関するこの経験則の制限が決定されます 詳細表示
【TI:プロセッサ】 AM64x /AM243xの回路図チェック:推奨事項 2.8 DDR(2.14 Data Group Topologies and Routing Gu...
の図と同様に、Figure 2-11およびFigure 2-12は、 DQSルーティンググループおよび関連するデータルーティンググループネットの PCBルートの例を示しています。 ルーティングの例は、DQS0PとDQS0Nを示しています。 これらは、プロセッサからバイト0を含むSDRAMに差動ペアとして 詳細表示
【TI:プロセッサ】 AM64x /AM243xの回路図チェック:推奨事項 2.8 DDR(3.11 CK and ADDR_CTRL Topologies)
Index Index(DDR) <前の手順へ 3.11 CK and ADDR_CTRL Topologies CKおよびADDR_CTRLネットクラスは同様にルーティングされ、 プロセッサのDDRコントローラからLPDDR4 SDRAMに長さを 詳細表示
【TI: プロセッサ】 CCSv10の使用方法:CCSv10 実行/デバッグ
れる) ‒ Registers ARMコアのレジスタのほか、プロセッサ内のSOCとして定義されているデバイスのレジスタに付いても 表示することが出来る。 (ARMコアレジスタはメモリマッピングされないので他のウィンドウでは表示できないが、デバイスのレジスタ はアドレスを指定する事で 詳細表示
【TI:プロセッサ】 AM64x /AM243xの回路図チェック:推奨事項 2.8 DDR(2.13 CK and ADDR_CTRL Topologies and Rout...
Index Index(DDR) <前の手順へ 2.13 CK and ADDR_CTRL Topologies and Routing Guidance CKおよびADDR_CTRLネットクラスも同様にルーティングされ、 プロセッサ内のDDR PHYから各SDRAM 詳細表示
【TI:プロセッサ】 AM64x /AM243xの回路図チェック:推奨事項 2.9 MMC
Index <前の手順へ 2.9 MMC - MMC0_CLKに反射を抑えるための直列抵抗は入っていますか? 直列抵抗の追加挿入が必要な場合に備えて、MMC0_CLKに0Ωの直列抵抗を (できるだけプロセッサの近くに)入れてください。MMC0_CLK ピンは 詳細表示
【TI:プロセッサ】 AM64x /AM243xの回路図チェック:推奨事項 2.8 DDR(2.3 DDR4 Interface Schematics)
。 このセクションでは、SDRAMがセルフリフレッシュ状態に保たれ、 プロセッサの電源がオフになっている場合など、 低電力動作をサポートする実装の推奨事項については説明しません。 また、DDRなしの実装についても説明していません。 これらのオプションは現在調査中であり、このドキュメントの将来の バージョンで 詳細表示
【TI:プロセッサ】 Processor SDK_RTOSのドライバサポート状況について
すべてのSoC及びボード固有のドライバサポートについては、 使用するSDKのバージョンに対応する リリースノートを参照してください。 最新のSDKリリースノートのドライバサポート一覧はこちらのサイトで確認可能です。 詳細表示
【TI: プロセッサ】 AM64x /AM243xの回路図チェック:推奨事項 2.8 DDR(1.1 Board Designs Supported)
一連のレイアウトおよびルーティングルールに 絞り込まれています。 現時点では、TIはプロセッサのDDRPHYインターフェイスの タイミングパラメータを提供していません。 PCBの設計作業(設計、レイアウト、製造)は、知識の豊富な 高速PCB設計者によって実行およびレビューされることが依然として 詳細表示
296件中 191 - 200 件を表示