【TI:ロジック】 マルチファンクション・ゲート(LVC1G97/98)の構成例 No.2
下記が、SN74LVC1G97/98を用いた2入力 AND/NANDの構成と真理値表となります。 【SN74LVC1G97を用いた2入力 AND】 出典:マルチファンクション・ゲート SN74LVC1G97/SN74LVC1G98 April 2003版(Texas Instrumen... 詳細表示
【TI:ロジック】 マルチファンクション・ゲート(LVC1G97/98)の構成例 No.4
下記が、SN74LVC1G97/98を用いた2入力(1反転入力) OR, NAND/ 2入力(1反転入力) NOR, ANDの構成と真理値表となります。 【SN74LVC1G97を用いた2入力(1反転入力) OR, NAND】 出典:マルチファンクション・ゲート SN74LVC1G... 詳細表示
【TI:ロジック】 マルチファンクション・ゲート(LVC1G97/98)の構成例 No.3
下記が、SN74LVC1G97/98を用いた2入力(1反転入力) AND, NOR/ 2入力(1反転入力) NAND, ORの 構成と真理値表となります。 【SN74LVC1G97を用いた2入力(1反転入力) AND, NOR】 出典:マルチファンクション・ゲート SN74L... 詳細表示
【TI:ロジック】 マルチファンクション・ゲート(LVC1G97/98)の構成例 No.5
下記が、SN74LVC1G97/98を用いた2入力 OR / 2入力 NORの構成と真理値表となります。 【SN74LVC1G97を用いた2入力 OR】 出典:マルチファンクション・ゲート SN74LVC1G97/SN74LVC1G98 April 2003版(Texas Inst... 詳細表示
【TI:ロジック】 マルチファンクション・ゲート(LVC1G97/98)の構成例 No.6
下記が、SN74LVC1G97/98を用いたインバータ / バッファの構成と真理値表となります。 【SN74LVC1G97を用いたインバータ】 出典:マルチファンクション・ゲート SN74LVC1G97/SN74LVC1G98 April 2003版(Texas Instruments... 詳細表示
【TI:ロジック】 マルチファンクション・ゲート(LVC1G97/98)の構成例 No.7
下記が、SN74LVC1G97/98を用いたバッファ / インバータの構成と真理値表となります。 【SN74LVC1G97を用いたバッファ】 出典:マルチファンクション・ゲート SN74LVC1G97/SN74LVC1G98 April 2003版(Texas Instrument... 詳細表示
【TI:ロジック】 双方向バストランシーバー DIR端子を切替時の遅延時間について
データシートのtenとtdisの値が規定となります。 ・ten…入力であったポートが出力に切り替わる時間 ・tdis…出力であったポートが入力に切り替わる時間 上記数値の大きい値を参考にして頂くことをお勧めします。 TI E2Eも確認してください。 ... 詳細表示
【TI:ロジック】 I2C製品 バスラインのプルアップ抵抗値の算出方法
I2Cバスラインのプルアップ抵抗値は以下の式で求めることが出来ます。 I2C仕様のパラメータは以下の通りです。 詳細はアプリケーションノートを確認して下さい。 詳細表示
【TI:ロジック】 バイパス・コンデンサ(デカップリング・コンデンサ、パスコン)について
バイパス・コンデンサは、デカップリング・コンデンサあるいはパスコンと言われる、 電源とグラウンド間に実装するコンデンサとなります。 このコンデンサに電荷を充放電することで、電源とグラウンド間の電圧を一定に保ち、交流成分を減衰させることができます。 一般的に各デバイスの電源端子の直近に0.01... 詳細表示
【TI:ロジック】 SN74LVC3GU04のVOH_MINとVOL_MAXの値について
データシートの誤記となります。 IOH = -100uA、Vcc = 1.65V to 5.5V時のVOH_MIN = Vcc - 0.1V および IOL = 100uA、Vcc = 1.65V to 5.5V時のVOL_MAX = 0.1Vとなります。 同じシリーズのSN74LVC... 詳細表示
143件中 41 - 50 件を表示