【TI: プロセッサ】 AM335x:CPSW_ALE Registersについて
ALEはPort0-2のみで、Port3-5は使用されていません。 IP自体が別のプロセッサから再利用されたため、ドキュメントに残っています。 各接続につきましては下記の通りとなります。 Port0の接続先は CPPI 3.0 interface Host Port Port1の接続先 詳細表示
【TI:プロセッサ】 AM62xのLinuxSDKのペリフェラルサポートについて
AM62xのProcessor SDK Linux(08.03.00.19)においては、 それぞれ同社のEVMなどの評価基板にて次のようなサンプルコードが含まれています。 SK-AM62 (AM62x starter kit) U-Boot Known Issues ※1 詳細表示
【TI:プロセッサ】 AM437xのLinuxSDKのペリフェラルサポートについて
AM437xのProcessor SDK Linux(08.02.00.24)においては、 それぞれ同社のEVMなどの評価基板にて次のようなサンプルコードが含まれています。 TMDSEVM437X (AM437x evaluation module) ※1 ・LCPD 詳細表示
【TI:プロセッサ】 AM64x /AM243xの回路図チェック:はじめに
Index <前の手順へ 1.はじめに このアプリケーションレポートは、以下のデバイスに適用されます。 • AM6442 • AM6441 • AM6421 • AM6412 • AM6411 • AM2434 • AM2432 • AM24... 詳細表示
【TI:プロセッサ】 AM437x:GPIO 割り込みについて
GPIOは全てのピンを外部割り込みとして使用することができます。 個々のピンが個別の割り込み要因として動作することはできず、 6つあるGPIOモジュール(GPIO0–5)それぞれが2つの割り込み要因(Interrupt request line 1 or 2)として動作します。 ... 詳細表示
【NXP:i.MX】 i.MX8MPlusのGPC_SLTn_CFG_PUのMIPI関連のレジスタ設定について
i.MX 8M Plus Applications Processor Reference Manual Rev. 1, 06/2021の5.2.9 Example Codeは i.MX8MNanoを使用した場合の例となっており、レジスタの読み替えが必要となります。 i.MX8MNanoのGPC_SLTn 詳細表示
【NXP:i.MX】 i.MX8MPlusのGPC_SLTn_CFG_PUのM7関連のレジスタ設定について
i.MX 8M Plus Applications Processor Reference Manual Rev. 1, 06/2021の5.2.9 Example Codeは i.MX8MNanoを使用した場合の例となっており、レジスタの読み替えが必要となります。 i.MX8MNanoのGPC_SLTn 詳細表示
【NXP:i.MX】 i.MX8MPlusのGPC_SLTn_CFG_PUのDDR関連のレジスタ設定について
i.MX 8M Plus Applications Processor Reference Manual Rev. 1, 06/2021の5.2.9 Example Codeは i.MX8MNanoを使用した場合の例となっており、レジスタの読み替えが必要となります。 i.MX8MNanoのGPC_SLTn 詳細表示
【TI:プロセッサ】 AM64x /AM243xの回路図チェック:推奨事項 2.8 DDR(3.5 Placement)
Index Index(DDR) <前の手順へ 3.5 Placement Figure 3-2に、プロセッサとLPDDR4デバイスに必要な配置を示します。 この図の寸法は、Table 3-3に定義されています。 配置は、 デバイスが取り付けられているPCB 詳細表示
【TI:プロセッサ】 AM64x /AM243xの回路図チェック:推奨事項 2.8 DDR(2.5 Placement)
Index Index(DDR) <前の手順へ 2.5 Placement Figure 2-3は、プロセッサーとDDR4デバイスに必要な配置を示しています。 この図の寸法は、Table 2-3に定義されています。 配置は、デバイスが実装さ 詳細表示
296件中 61 - 70 件を表示