文字サイズ変更
S
M
L
TEDサポートウェブ
>
Texas Instruments
>
プロセッサ
>
【TI:プロセッサ】 AM64x /AM243xの回路図チェック:推奨事項 2.8 DDR(2.10 VREF Routing)
#10.エンドユーザーログインパーツ用変更設定。 【動作確認中!】
#10.エンドユーザーログインパーツ用変更設定。 【動作確認中!】
ユーザーログイン
アカウント
パスワード
アカウント新規作成
#18.HD問い合わせパーツ用変更設定
FAQトップに戻る
#17.カテゴリーツリー表示変更設定【動作確認中!】
TEDサポートウェブ
/category/show/27?site_domain=ted_product
Texas Instruments
(1070件)
/category/show/64?site_domain=ted_product
NXP Semiconductors
(760件)
/category/show/28?site_domain=ted_product
Lattice Semiconductor
(154件)
/category/show/61?site_domain=ted_product
Infineon Technologies
(30件)
ダミーカテゴリー
当サイトについて
(7件)
戻る
No : 10254
公開日時 : 2022/02/22 15:55
更新日時 : 2023/01/05 15:41
印刷
【TI:プロセッサ】 AM64x /AM243xの回路図チェック:推奨事項 2.8 DDR(2.10 VREF Routing)
AM64x /AM243xの回路図チェックのポイントを教えてください。
カテゴリー :
TEDサポートウェブ
>
Texas Instruments
>
プロセッサ
回答
Index
Index(DDR)
<前の手順へ
2.10 VREF Routing
JEDECでは、DDR4メモリインタフェースで使用される2つの基準電圧を
定義しています。VREFDQとVREFCAです。VREFDQは、リードおよび
ライト時にデータグループネットに使用される基準電圧です。
VREFCAは、SDRAMへのコマンドおよびアドレス入力に使用される基準電圧です。
DDR4 SDRAMは、内部で独自のVREFDQを生成します。
同様に、プロセッサのDDR4 PHYは、内部で独自のVREFDQを生成します。
VREFCA基準電圧は、ボード上で生成され、すべてのSDRAMに
伝搬される必要があります。
VREFCAは、DDR4電源電圧の50%を意図しており、
通常はDDR4 VTT電源で生成されます。
各デバイス接続付近では、0.1μFバイパスコンデンサを使用して、
公称20ミル幅のトレースとしてルーティングされます。
VREFトレースを狭くすることで、エンドポイント付近の
配線アクセスの集中によるパフォーマンスの低下に対応できます。
次の手順へ>
Index(DDR)
Index
アンケート:ご意見をお聞かせください
役に立った
その他
ご意見・ご感想をお寄せください
お問い合わせを入力されましてもご返信はいたしかねます
関連するFAQ
【TI:プロセッサ】AM64x /AM243xの回路図チェック:推奨事項 2.12 I2C
【TI: プロセッサ】 AM64x /AM243xの回路図チェック:推奨事項 2.8 DDR(1.4 Bypass Capacitors)
【NXP:i.MX RT】 i.MX RT1170のLPSPI1-4と5-6の違い
【TI︓ロジック】 CMOSのスロー入力の影響と貫通電流について
【TI: プロセッサ】 AM64x /AM243xの回路図チェック:推奨事項 2.8 DDR(1.1 Board Designs Supported)
#12.FAQ表示ページレイアウト変更設定。 【動作確認中!】
TOPへ