文字サイズ変更
S
M
L
TEDサポートウェブ
>
Texas Instruments
>
プロセッサ
>
【TI:プロセッサ】 AM64x /AM243xの回路図チェック:推奨事項 2.8 DDR(3.15 Channel, Byte, and Bit Swapping)
#10.エンドユーザーログインパーツ用変更設定。 【動作確認中!】
#10.エンドユーザーログインパーツ用変更設定。 【動作確認中!】
ユーザーログイン
アカウント
パスワード
アカウント新規作成
#18.HD問い合わせパーツ用変更設定
FAQトップに戻る
#17.カテゴリーツリー表示変更設定【動作確認中!】
TEDサポートウェブ
/category/show/27?site_domain=ted_product
Texas Instruments
(1070件)
/category/show/64?site_domain=ted_product
NXP Semiconductors
(760件)
/category/show/28?site_domain=ted_product
Lattice Semiconductor
(154件)
/category/show/61?site_domain=ted_product
Infineon Technologies
(30件)
ダミーカテゴリー
当サイトについて
(7件)
戻る
No : 10624
公開日時 : 2022/03/09 11:36
更新日時 : 2023/01/05 15:23
印刷
【TI:プロセッサ】 AM64x /AM243xの回路図チェック:推奨事項 2.8 DDR(3.15 Channel, Byte, and Bit Swapping)
AM64x /AM243xの回路図チェックのポイントを教えてください。
カテゴリー :
TEDサポートウェブ
>
Texas Instruments
>
プロセッサ
回答
Index
Index(DDR)
<前の手順へ
3.15 Channel, Byte, and Bit Swapping
データおよびアドレス/制御を含むすべての信号は、
DDRコントローラーからLPDDR4メモリに1対1でルーティングする必要があります。
チャネル間またはチャネル内でのバイトスワッピングは許可されていません。
同様に、バイトレーン間またはバイト内でのデータビットスワッピングも
許可されていません。
次の手順へ>
Index(DDR)
Index
アンケート:ご意見をお聞かせください
役に立った
その他
ご意見・ご感想をお寄せください
お問い合わせを入力されましてもご返信はいたしかねます
関連するFAQ
【TI:プロセッサ】 AM64x /AM243xの回路図チェック:推奨事項 2.8 DDR(3.14 Data Group Routing Routing Specifica...
【TI: プロセッサ】 AM64x /AM243xの回路図チェック:推奨事項 2.8 DDR(High-Speed Interface Layout Guidelines:C...
【TI:電源IC】 LM5155系とLM5156系の相互載せ替え(WSON(12)パッケージ)
【TI:プロセッサ】 AM64x /AM243xの回路図チェック:推奨事項 2.8 DDR(3.4 Compatible JEDEC LPDDR4 Devices)
【TI: プロセッサ】 AM64x /AM243xの回路図チェック:推奨事項 2.8 DDR(High-Speed Interface Layout Guidelines:1...
#12.FAQ表示ページレイアウト変更設定。 【動作確認中!】
TOPへ