TEDサポートウェブ
>
Texas Instruments
>
プロセッサ
>
【TI: プロセッサ】 AMIC110でのDDRレスEtherCATスレーブについて
戻る
No : 7574
公開日時 : 2021/06/17 08:52
更新日時 : 2022/07/28 13:54
印刷
【TI: プロセッサ】 AMIC110でのDDRレスEtherCATスレーブについて
AMIC110でのDDRレスEtherCATスレーブについて、アプリケーションで使用できるメモリ容量を教えてください。
USBバルク(デバイス)転送をEtherCATで使用した場合、DDRレスで実現可能でしょうか。
カテゴリー :
TEDサポートウェブ
>
Texas Instruments
>
プロセッサ
回答
AMIC11xのリリースモードでのEthercatスレーブアプリケーションのメモリ使用量の概要は以下の通りです。
アプリケーション全体をDDRレスにするためには、未使用メモリ部分にUSB関連が収まるかどうかを確認する必要があります。
なお、Cortex-M3のメモリ部は未使用のため含まれています。M3はパワーマネジメント用に予約されているので、
パワーマネジメントを必要としないユースケースでは、アプリケーション用メモリなどのリソースに使用することが可能です。
参考サイト:メーカーサポートフォーラム