文字サイズ変更
S
M
L
TEDサポートウェブ
>
Texas Instruments
>
プロセッサ
>
【TI:プロセッサ】 AM64x /AM243xの回路図チェック:推奨事項 2.8 DDR(2.12 POD Interconnect)
#10.エンドユーザーログインパーツ用変更設定。 【動作確認中!】
#10.エンドユーザーログインパーツ用変更設定。 【動作確認中!】
ユーザーログイン
アカウント
パスワード
アカウント新規作成
#18.HD問い合わせパーツ用変更設定
FAQトップに戻る
#17.カテゴリーツリー表示変更設定【動作確認中!】
TEDサポートウェブ
/category/show/27?site_domain=ted_product
Texas Instruments
(1070件)
/category/show/64?site_domain=ted_product
NXP Semiconductors
(760件)
/category/show/28?site_domain=ted_product
Lattice Semiconductor
(154件)
/category/show/61?site_domain=ted_product
Infineon Technologies
(30件)
ダミーカテゴリー
当サイトについて
(7件)
戻る
No : 10267
公開日時 : 2022/02/22 16:32
更新日時 : 2023/01/05 15:43
印刷
【TI:プロセッサ】 AM64x /AM243xの回路図チェック:推奨事項 2.8 DDR(2.12 POD Interconnect)
AM64x /AM243xの回路図チェックのポイントを教えてください。
カテゴリー :
TEDサポートウェブ
>
Texas Instruments
>
プロセッサ
回答
Index
Index(DDR)
<前の手順へ
2.12 POD Interconnect
DDR4以前は、出力バッファはプッシュプルCMOSバッファでした。
LOWのときは電流をシンクし、HIGHのときはソース電流をシンクしていました。
その後、最適な電力伝達と信号の完全性を得るために、
中間レベルのThevenin抵抗に終端されました。
偶然にも、この結果、バッファがHIGHまたはLOWのいずれかで
イネーブルにされるたびに、電流が流れ、電力が消費されます。
疑似オープンドレイン(POD)は、
負荷ODTでの終端がVDDQにのみ接続される接続タイプです。
POD接続は、LOWのときにのみ電力を消費するため、電力が削減されます。
DDR4では、PHY(読み取り用)とSDRAM(書き込み用)の両方が、
これらの終端をすべてのデータ
グループピンの内部でVDDQに提供します。
POD端子を用いた接続では、データグループの信号がVSSからVDDQまであり、
中間レベルの基準電圧でサンプリングしていた従来のDDR接続と比較して、
信号の見え方が異なります。
ハイレベルはVDDQのままですが、ローレベルはドライブインピーダンスと
ODT抵抗に基づいて計算されるようになりました。
両方とも50Ωに設定されている場合、ローレベル電圧はVDDQ/2になります。
その場合、最適なパフォーマンスを得るには、これらの電圧の中間にある
サンプリング電圧、つまり3/4*VDDQが必要です。
次の手順へ>
Index(DDR)
Index
アンケート:ご意見をお聞かせください
役に立った
その他
ご意見・ご感想をお寄せください
お問い合わせを入力されましてもご返信はいたしかねます
関連するFAQ
【TI:プロセッサ】 AM64x /AM243xの回路図チェック:推奨事項 2.8 DDR(2.8 Net Classes)
【TI:マイコン】 TMS320F2833x, TMS320F2823x GPIOにおける入力信号の入力条件について
【TI:プロセッサ】 AM64x /AM243xの回路図チェック:推奨事項 2.8 DDR(2.17 Bit Swapping)
【TI:マイコン】 TMS320F2837xD パワーオンリセット時の各入出力端子の状態について
【TI:プロセッサ】 AM64x /AM243xの回路図チェック:推奨事項 2.8 DDR(2.6 DDR4 Keepout Region)
#12.FAQ表示ページレイアウト変更設定。 【動作確認中!】
TOPへ