文字サイズ変更
S
M
L
TEDサポートウェブ
>
Texas Instruments
>
プロセッサ
>
【TI:プロセッサ】 AM64x /AM243xの回路図チェック:推奨事項 2.8 DDR(3.12 Data Group Topologies)
#10.エンドユーザーログインパーツ用変更設定。 【動作確認中!】
#10.エンドユーザーログインパーツ用変更設定。 【動作確認中!】
ユーザーログイン
アカウント
パスワード
アカウント新規作成
#18.HD問い合わせパーツ用変更設定
FAQトップに戻る
#17.カテゴリーツリー表示変更設定【動作確認中!】
TEDサポートウェブ
/category/show/27?site_domain=ted_product
Texas Instruments
(1070件)
/category/show/64?site_domain=ted_product
NXP Semiconductors
(760件)
/category/show/28?site_domain=ted_product
Lattice Semiconductor
(154件)
/category/show/61?site_domain=ted_product
Infineon Technologies
(30件)
ダミーカテゴリー
当サイトについて
(7件)
戻る
No : 10598
公開日時 : 2022/03/09 09:58
更新日時 : 2023/01/05 15:28
印刷
【TI:プロセッサ】 AM64x /AM243xの回路図チェック:推奨事項 2.8 DDR(3.12 Data Group Topologies)
AM64x /AM243xの回路図チェックのポイントを教えてください。
カテゴリー :
TEDサポートウェブ
>
Texas Instruments
>
プロセッサ
回答
Index
Index(DDR)
<前の手順へ
3.12 Data Group Topologies
データライントポロジは、LPDDR4実装では常にポイントツーポイントであり、
2つの異なるバイトルーティンググループに分けられます。
ルーティング中のレイヤー遷移を最小限に抑えます。
レイヤー遷移が必要な場合は、同じ参照面を使用してレイヤーに
遷移することをお勧めします。
これに対応できない場合は、リターン電流が基準面間で遷移できるように、
近くにグランドビアがあることを確認してください。
目標は、戻り電流に低インダクタンスの経路を提供することです。
レングス マッチングを最適化するために、TIは、すべてのネットが
まったく同じ数のビアとビアバレル長を持つ1つのレイヤー上の単一の
データルーティンググループ内ですべてのネットをルーティングすることをお勧めします。
DQSPおよびDQSNラインは、差動ペアとしてルーティングされる
ポイントツーポイント信号です。
Figure 3-6に、DQSP / N接続トポロジを示します。
DQおよびDMラインは、シングルエンドとしてルーティングされる
ポイントツーポイント信号です。
Figure 3-7に、DQおよびDM接続トポロジを示します。
データグループとポロジのネットでは、スタブやターミネーションは許可されていません。
すべてのテストおよびプローブアクセスポイントは、ブランチやスタブなしで一列に
並んでいる必要があります。
次の手順へ>
Index(DDR)
Index
アンケート:ご意見をお聞かせください
役に立った
その他
ご意見・ご感想をお寄せください
お問い合わせを入力されましてもご返信はいたしかねます
関連するFAQ
【TI:プロセッサ】 AM64x /AM243xの回路図チェック:推奨事項 2.8 DDR(3.10 LPDDR4 VTT)
【TI:プロセッサ】 AM64x /AM243xの回路図チェック:推奨事項 2.8 DDR(4 Revision History)
【TI:プロセッサ】 AM64x /AM243xの回路図チェック:推奨事項 2.8 DDR(3.9 LPDDR4 VREF Routing)
【NXP:i.MX】 i.MX6ULLのJTAG_MODの利用方法について
【NXP:i.MX】 i.MX8MNanoのFREQ. OF PIXEL CLOCKについて
#12.FAQ表示ページレイアウト変更設定。 【動作確認中!】
TOPへ