【TI:電源IC】 TPS23731:非同期フライバックの使用可否
%~100%の出力電流範囲での使用が必要です。 尚、同期フライバックの一次側レギュレーション使用時(PSRSピン:Open)は、 全出力電流範囲で1.5%以下の負荷レギュレーション特性です。 ※両ケースとも適切に設計された電源トランスを使用した場合の特性です。 ・PSRSピンはAGNDに接続して 詳細表示
【NXP:Kinetis】 Kinetis FlexBusのCSCRnのBLSについて
します。 理由は、データビット幅が16ビット以下であれば、FlexBusはFB_A[30:16](アドレスピン数はパッケージに依存)とFB_AD[15:0]で常時アドレスを出力できるからです。 また、KinetisのFlexBusのCSCRnレジスタのBLSビットに1をセットした場合、データはFB 詳細表示
【NXP:Kinetis】 低消費電力モードのLLSxとVLLSxの違いを教えてください
では一部のSRAMの状態が保持されますが、それ以外では保持されません。 IOピンの状態は、全てのLLSx、VLLSxで保持されていますので、IOピンの状態を設定するレジスタを適切に初期化した後、REGSCレジスタのACKISOビットをクリアしてください。 詳細表示
【TI:マイコン】 MSP430シリーズ GANG/MSP-FETによるプログラミング時の注意点
MSP430へのプログラミングを行う際、まずRESETピン経由で通信を行います。 この通信にはタイミング規定があるため、MSP430とGANGやMSP-FETとのハードウェア接続に おいて、使用するプルアップ抵抗やコンデンサの定数に制限があります。 さらに、2線式(SBW)ではデータの通信も行うため 詳細表示
【NXP:i.MX】 Config ToolのFieldの設定について
回答1 「Pull Up/Down Config. Field」は当該ピンのPullをやめたいということであればPull Select FieldでDisabledを選択してください。 回答2 「Drive Strength Field」は、ツールの注釈説明でもあるようにResetや No 詳細表示
【NXP:Analog】 PTN3460IのI2Cアクセスについて
PTN3460I内部レジスタへのアクセスは、RST_N解除後(最大90ms経過)HPDがHighになったあとで実施してください。 これは、PTN3460Iが電源投入後に初期化(内部ハードウェアおよびファームウェアコードのチェックサムチェック)を実行し、最大90ms経過後にHPDピンをHighに駆動するためです 詳細表示
【NXP:DN】 LS1046ARDBでのWatchdog 発生時の対応
Watchdogが発生するとLS1046A内部でリセットリクエストが発生します。 LS1046AはリセットリクエストによりRESET_REQ_Bピンがアサートされます。 LS1046ARDB のデフォルト設定では、基板上の回路により、RESET_REQ_Bによるパワーオンリセットが実行されます 詳細表示
【NXP:DN】 LS1021A/LS1020A/LS1022A Thermal diode 端子について
箇所に使用方法の記載があります。 使用時、未使用時のこれらのピンの処理は、AN4878, LS1021A Design Checklist(Rev. 6)から、 5.13 Analog signals pin termination recommendations を参照してください。 詳細表示
【NXP:Kinetis】 LシリーズのVDDとVDDAの電圧差について
VDD=3.3 V、VDDA=VREFH=2.5 Vでは正常に動作しません。DAC出力が可能なピンが正常に動作しないといった事例も報告されています。 VDD=VDDA=3.3 V、VREFH=2.5 Vで使用してください。 また、VDDとVDDAに個別のLDOやDCDCから電源電圧を供給する場合、電源オン 詳細表示
【NXP:PMIC】 PF0100のOTPレジスタが評価可能なボードについて
PF0100のOTPレジスタを評価するには、KITPF0100SKTEVBEがお勧めです。 KITPF0100SKTEVBEは、スタンドアロンPF0x00パーツのPF0x00ワンタイムプログラマブル(OTP)レジスタをプログラミングするために設計された56ピンQFNソケットを備えた評価ボードで、この 詳細表示
218件中 161 - 170 件を表示