【TI:プロセッサ】 AM64x /AM243xの回路図チェック:推奨事項 2.8 DDR(2.1 DDR4 Introduction)
シグナルインテグリティを強化する可能性があります。 ・VPP電源入力の追加? VPP電源(2.5 V)は、内部ワードラインロジックに 電力を供給します。この電圧の増加により、SDRAMは全体的な消費電力を削減できます。 ・アドレス/制御VREFからのデータVREFの分離?データ基準電圧 詳細表示
【TI: プロセッサ】 AM64x /AM243xの回路図チェック:推奨事項 2.5 ブートモード
/Oが動作中に別の信号機能に再定義された場合、 SoCがコールドリセット状態になるたびに、それらを解除して適切な ロジックレベルに設定し直し、ブートモードを選択する必要があります。 この問題は、外部デバイスがブートモード信号を駆動しようとする場合に 発生する可能性があります。 - イーサネット 詳細表示
【Lattice:FPGA】 MachXO3 FPGAファミリ デバイス情報のまとめ
・MachXO3 FPGAファミリ 紹介資料 デバイスの特徴、プロダクトテーブル、採用事例などのまとめです。 採用のご検討にあたっては本資料をご参照ください。 添付ファイル:Lattice_MachXO3_XO2_Overview_v1.0.pdf ・MachXO3... 詳細表示
【Lattice:FPGA】 Certus-NX FPGAファミリ デバイス情報のまとめ
・Certus-NX FPGAファミリ 紹介資料 デバイスの特徴、プロダクトテーブル、採用事例などのまとめです。 採用のご検討にあたっては本資料をご参照ください。 添付ファイル:Lattice_CertusNX_Overview_v1.0.pdf ・Certus-NX FP... 詳細表示
【Lattice:FPGA】 MachXO2 FPGAファミリ デバイス情報のまとめ
・MachXO2 FPGAファミリ 紹介資料 デバイスの特徴、プロダクトテーブル、採用事例などのまとめです。 採用のご検討にあたっては本資料をご参照ください。 添付ファイル:Lattice_MachXO3_XO2_Overview_v1.0.pdf ・MachXO2 FPG... 詳細表示
【Lattice:FPGA】 CertusPro-NX FPGAファミリ デバイス情報のまとめ
・CertusPro-NX FPGAファミリ 紹介資料 デバイスの特徴、プロダクトテーブル、採用事例などのまとめです。 採用のご検討にあたっては本資料をご参照ください。 添付ファイル:Lattice_CertusProNX_Overview_v1.0.pdf ・Cert... 詳細表示
【Lattice:FPGA】 Mach-NX FPGAファミリ デバイス情報のまとめ
・Mach-NX FPGAファミリ 紹介資料 デバイスの特徴、プロダクトテーブルなどのまとめです。 採用のご検討にあたっては本資料をご参照ください。 添付ファイル:Lattice_MachNX_XO3D_Overview_v1.0.pdf ・メーカーホームページ ... 詳細表示
【Lattice:FPGA】 MachXO3D FPGAファミリ デバイス情報のまとめ
・MachXO3D FPGAファミリ 紹介資料 デバイスの特徴、プロダクトテーブルなどのまとめです。 採用のご検討にあたっては本資料をご参照ください。 添付ファイル:Lattice_MachNX_XO3D_Overview_v1.0.pdf ・メーカーホームページ ... 詳細表示
【TI:アイソレーション】 ISO全般 カプラからデジタルアイソレータに置き換えるメリット ~SPI編~
SPIは4本の一方向のデータラインを必要とするCMOSロジックの シリアルインターフェイスです。代表的なSPIインターフェイスは、 SCLK / CS / MOSI / MISOです。 ■高速オプトカプラの場合 SPIで使用できる高速オプトカプラにはオープンコレクタ出力と 詳細表示
【TI:アイソレーション】 アイソレータ全般 カプラからデジタルアイソレータに置き換えるメリット ~I2C~
I2Cは双方向のシリアルデータ線 (SDA) とシリアルクロック線 (SCL) の 2線で構成されたインターフェイスです。 従来I2Cの絶縁はオプトカプラとディスクリートロジックで ライン上のデータ方向を制御することで実現していました。 ディスクリートロジックはバスグリッチや双方向ラインでの 詳細表示
142件中 1 - 10 件を表示