【NXP:DN】 LS1012A Low Power Modeについて
LS1012Aには Low Power Modeとして、PW15とLPM20があります。 これらの Low Power Mode を使用した場合に、通常動作時からどの程度消費電力が削減されるかは、それぞれの製品の Data Sheetに記載があります。 LS1012A.pdf(DataSheet Rev.2)... 詳細表示
【NXP:DN】 LS1046A DDR SDRAM構成について
LS1046AのDDRメモリコントローラで設定可能な構成は、LS1046ARM.pdf(Reference Manual)から、 15.5.1.1 Supported DDR SDRAM Organizations Table 15-9. Supported SDRAM Device Configurat... 詳細表示
【NXP:DN】 LS1046A 入力システムクロック(差動信号)のスレッショルドレベルについて
LS1046Aデータシートから 3.7.6.1 Differential system clock DC electrical characteristics にスペックの記載があります。 しかしこのTableでは、スレッショルド電圧の記載はなく、LS1046Aにはスレッショルド電圧の値として定義自体があり... 詳細表示
【NXP:DN】 LS1012A Ethernet half duplexの対応について
LS1012Aにはパケット処理をオフロードするエンジンとして、PFE(Packet forwarding engine)がございます。 しかし、10/100/1000、SGMII、RGMIIいずれも、Portの設定として、half-duplexの対応はございません。 LS1012A Reference Man... 詳細表示
LS1012Aのブートデバイス(RCW source)は、QSPIのみサポートしています。 ブートシーケンスは、LS1012A Reference Manualの、4.4.1 Power-on reset sequence を参照してください。 QorIQ Layerscapeシリーズ(LS1012A... 詳細表示
LS1012Aにはパワーダウンシーケンスの要件はありません。 以下は回答の補足としてパワーダウンに関する要件について、Data Sheet からの抜粋です。 3.3 Power-down requirements The power-down cycle must complete ... 詳細表示
【NXP:DN】 LS1043A と LS1046Aとのピン互換について
LS1043AとLS1046A、LS1088A は、23x23mmパッケージはピン互換性がございます。 ボード作成に関する注意点、制限等は、 AN5226, Common Board Design for LS1046A, LS1043A and LS1088A Processors を参... 詳細表示
【NXP:DN】 LS1046A DDR1_TIMING_CFG_6 について
LS1046Aでは、DDR1_TIMING_CFG_6 レジスタをユーザは使用しません。 従いまして、LS1046A Reference Manual(LS1046ARM.pdf)の15.4.1 DDR Memory map にも記載はありません。 詳細表示
NXP社から公開されているドキュメント AN2265Assembly Guidelines for Land Grid Array (LGA) Package をご案内します。 5.2 Solder Stencil / Solder Paste に説明があり、0.100mm と記載があります。 詳細表示
USB1_VBUSピンはUSBコネクタのVBUSに接続し、電源の存在を検出するために使用しますが、接続は任意です。 また、USBのその他の入力ピンとは異なり、USB1_VBUSピンは5Vトレラントのあるピンのため、5Vの入力が可能です。 詳細表示
164件中 81 - 90 件を表示