【NXP:DN】 T1042 JTAGコネクタ VDD_SENSE(PIN#6)のプルアップ抵抗
問題ございません。 なお、評価用ボードでは、1/16Wの抵抗を使用しています。 詳細表示
DDR4のボード設計については、アプリケーションノートが用意されています。(AN5097, Hardware and Layout Design Considerations for DDR4 SDRAM Memory Interfaces - Application Note)こちらの資料をご参考ください。... 詳細表示
【NXP:DN】 LS1043A CodeWarrior/DDRV使用時の接続不良
CodeWarrior TAPとターゲットボードのJTAGケーブルの接続をご確認ください。 過去の事例では、接続が不安定、TDI/TDOの接続が逆にしていたりした場合に、”Endianness”エラーが発生することがありました。 詳細表示
【NXP:DN】 LS1046A IFC/GPCM IFC_CSORn_GPCM[TRHZ]の設定値
この時間を短くすることはできません。 詳細表示
【NXP:DN】 LS1021A 命令キャッシュのディセーブル方法
Cortex-A7コアのSCR[I](bit12)で設定できます。 以下のCoretex-A7コア Technical reference Manualを参照してください。 4-45ページ(pdf:107ページ)のI bitの説明と6-3ページ(pdf:152ページ)の6.2.2 Instruct... 詳細表示
10 pounds force(45 Newtons)です。 LS1021A データシートREV7の195ページ、および、AN4878 LS1021A Design Checklist REV6の78ページに記載されています。 こちらも参照してください。 詳細表示
【NXP:DN】 LS1043A IFC GPCMで外部ターミネーションモードでのリード時のデータのサンプリングタイミング
IFCTA_Bがアサートされた後の2つ目のIFC_CLKの立上りで、データをサンプリングします。 詳細表示
必須ではないですが、強く推奨します。 詳細表示
NOR FCMでのReady信号は、NORフラッシュのRY/BY#に接続して使用します。この信号は、NORフラッシュの書き込み/消去時に使用します。 このため、NOR FCMでは、リードアクセス時にはReady(wait)信号としては使用できません。 詳細表示
【NXP:DN】 LS1020A/LS1021A/LS1022A ヒートシンクのGND接続
必須ではないですが、強く推奨します。 詳細表示
164件中 1 - 10 件を表示