文字サイズ変更
S
M
L
TEDサポートウェブ
>
NXP Semiconductors
>
Digital Networking
>
【NXP:DN】 LS1046A L1/L2キャッシュ エラーインジェクション機能
#10.エンドユーザーログインパーツ用変更設定。 【動作確認中!】
#10.エンドユーザーログインパーツ用変更設定。 【動作確認中!】
ユーザーログイン
アカウント
パスワード
アカウント新規作成
#18.HD問い合わせパーツ用変更設定
FAQトップに戻る
#17.カテゴリーツリー表示変更設定【動作確認中!】
TEDサポートウェブ
/category/show/27?site_domain=ted_product
Texas Instruments
(1070件)
/category/show/64?site_domain=ted_product
NXP Semiconductors
(760件)
Digital Networking
(194件)
i.MX
(163件)
Kinetis
(39件)
i.MX RT
(40件)
LPC
(40件)
MCX
(5件)
Auto MCU and Processor
(54件)
Analog
(39件)
Power Management
(17件)
RF
(19件)
Wi-Fi/BT
(52件)
NFC
(50件)
Security
(7件)
開発ツール
(39件)
その他
(2件)
/category/show/28?site_domain=ted_product
Lattice Semiconductor
(154件)
/category/show/61?site_domain=ted_product
Infineon Technologies
(30件)
ダミーカテゴリー
当サイトについて
(7件)
戻る
No : 4788
公開日時 : 2020/02/14 15:38
印刷
【NXP:DN】 LS1046A L1/L2キャッシュ エラーインジェクション機能
L1/L2キャッシュのエラーインジェクション機能はないでしょうか。
カテゴリー :
TEDサポートウェブ
>
NXP Semiconductors
>
Digital Networking
回答
LS1046AのA72コアでは、L1/L2キャッシュへのエラーインジェクション機能はサポートされていません。
アンケート:ご意見をお聞かせください
役に立った
その他
ご意見・ご感想をお寄せください
お問い合わせを入力されましてもご返信はいたしかねます
関連するFAQ
【NXP:DN】 全般 CTP値を開示していない理由
【NXP:DN】 LS1021A DDRコントローラでのECC使用時の設定
【NXP:DN】 LS1021A qDMAのサンプルプログラム
【NXP:DN】 T1014/T1024 MPIC_EISR0/bit29がセットされる理由
【NXP:DN】 LS1046A PCIe MSI-Xのサポート
#12.FAQ表示ページレイアウト変更設定。 【動作確認中!】
TOPへ