文字サイズ変更
S
M
L
TEDサポートウェブ
>
NXP Semiconductors
>
RF
>
【NXP:RF】 GaN HEMT FETの電源印可について
#10.エンドユーザーログインパーツ用変更設定。 【動作確認中!】
#10.エンドユーザーログインパーツ用変更設定。 【動作確認中!】
ユーザーログイン
アカウント
パスワード
アカウント新規作成
#18.HD問い合わせパーツ用変更設定
FAQトップに戻る
#17.カテゴリーツリー表示変更設定【動作確認中!】
TEDサポートウェブ
/category/show/27?site_domain=ted_product
Texas Instruments
(1090件)
/category/show/64?site_domain=ted_product
NXP Semiconductors
(860件)
Digital Networking
(214件)
i.MX
(177件)
Kinetis
(45件)
i.MX RT
(52件)
LPC
(46件)
MCX
(12件)
Auto MCU and Processor
(58件)
Analog
(45件)
Power Management
(24件)
RF
(20件)
Wi-Fi/BT
(59件)
NFC
(51件)
Security
(10件)
開発ツール
(45件)
その他
(2件)
/category/show/28?site_domain=ted_product
Lattice Semiconductor
(154件)
/category/show/61?site_domain=ted_product
Infineon Technologies
(30件)
ダミーカテゴリー
当サイトについて
(7件)
戻る
No : 9470
公開日時 : 2021/12/15 10:14
印刷
【NXP:RF】 GaN HEMT FETの電源印可について
GaN HEMT FETの電源印加の順番はありますか。
カテゴリー :
TEDサポートウェブ
>
NXP Semiconductors
>
RF
回答
NXPのGaN HEMT FETは、デプレッション型FETになっておりますので、
ドレイン電圧だけを加えると、大電流が流れFET破損になります。
電源投入時は、ゲート電圧印加、次にドレイン電圧印加となり、
電源遮断時は、ドレイン電圧遮断、次にゲート電圧遮断となります。
アンケート:ご意見をお聞かせください
役に立った
その他
ご意見・ご感想をお寄せください
お問い合わせを入力されましてもご返信はいたしかねます
関連するFAQ
【TI:ロジック】 SN74CBT1G125の電源オフ時の信号入力
【TI:プロセッサ】 66AK2G12: 各電源に必要な電流量
【TI:電源IC】 スーパーキャパシタを充放電するバックアップ用回路について
【TI:データ・コンバータ】 ADCの分解能に対するリファレンス電源
【TI:ロジック】 SN74LVTH16244Aの電源について
#12.FAQ表示ページレイアウト変更設定。 【動作確認中!】
TOPへ