【NXP:LPC】 LPC5500シリーズのPLUはどのような機能ですか。
LPC5500シリーズのPLU (Programmable Logic Unit)は、5入力のLUT (Look-up Table)と4つのフリップフロップ (FF)で回路を構成します。 LUTは26個あり、5の入力がどの状態の時に1を出力するかを設定し、AND, OR, INV, NAND, NOR, BUF 詳細表示
【TI:インターフェイス】 TS3USB221E:Vcc電圧無印加時にI/O入力を行った時の問題有無
Interface forum: TS3USB221E 当サイト内にもIoffスペックの説明がありますので、参考にしてください。 【TI:ロジック】 ロジック全般 Ioffスペックとは 詳細表示
【NXP:i.MX】 i.MX8MPlusのGPC_SLTn_CFG_PUのGPU関連の設定について
D_PUP_SLOT_CONTROL GPU3D_PDN_SLOT_CONTROL GPU_SHARE_LOGIC_PUP_SLOT_CONTROL GPU_SHARE_LOGIC_PDN_SLOT_CONTROL 詳細表示
【NXP:i.MX】 i.MX7の電源投入時からPOR解除までのGPIOの状態について
電源投入時からPOR解除までは、内部ロジックが確定していない為、不定状態となります。 詳細表示
【TI:ロジック】 SN74LVCH/LVTH/ALVTH/ALVCH/AVCH/ABTHファミリ バス・ホールド回路の入力電流の解釈
通常のバッファでのドライブ能力(IOH/IOL)に相当するバス・ホールドセルのドライブ能力は、 SPEC上±75uAとなります。 つまり最低でも±75uA迄の出力電流(総リーク電流)であれば、バス・ホールドセルは 出力電圧(デバイスとして見た場合は入力端子電圧)を、 論理レベル(2... 詳細表示
【Lattice 設計ツール】テストベンチの作成を簡単に行う方法は?
Diamond上で、Hierarchy Viewから、該当ブロックを右クリック→Verilog/VHDL Test Fixture Templateを実行します。 実行後、File List ViewのInput Filesのリストの最後に追加されますので、ダブルクリックして開き、入力信号などの 追記... 詳細表示
【TI:ロジック】 SN74LV08A/SN74LVC08A 製品置換え時の注意点
両製品の主な差異は、動作電圧の範囲、遅延時間、ドライブ能力、出力特性、 入力の立ち上がり/下がり時間、VIH/VILになります。 特に入力の立ち上がり/下がり時間において、最大値が小さくなっていますので注意が必要です。 詳細表示
【TI:ロジック】 TXBシリーズ 入力がオープンの場合の出力の状態について
出力が無効(OE = low)の場合、出力ポートの状態はハイ・インピーダンスです。 出力が有効(OE = high)の場合、出力ポートの状態は定まりません。 詳細表示
【TI:ロジック】 I2C I/OエクスパンダーのPower On Reset機能の注意点
POR(Power On Reset)とは、グリッチやデータの破損が発生した場合に電源電圧をOFF状態まで落とし、再度電源電圧を立ち上げると全てのレジスタが初期値に戻る機能です。 PORの機能を正常に動作させる為に、電源電圧の立ち上げ/立ち下げの条件に注意が必要となります。 ... 詳細表示
【TI:ロジック】 絶対最大定格(Absolute Maximum Ratings)について
絶対最大定格はJIS7032において、「瞬時たりとも超過してはならない限界値で、 また2項目以上規格値が定められている時、どの2つの項目も同時に達してはならない限界値」と説明されています。 TI社製品も基本的には絶対最大定格を超えたとき、製品の劣化・破壊の可能性があります。 詳細表示
143件中 21 - 30 件を表示