【Lattice:FPGA】 MachXO2 FPGAファミリ デバイス情報のまとめ
・MachXO2 FPGAファミリ 紹介資料 デバイスの特徴、プロダクトテーブル、採用事例などのまとめです。 採用のご検討にあたっては本資料をご参照ください。 添付ファイル:Lattice_MachXO3_XO2_Overview_v1.0.pdf ・MachXO2 FPG... 詳細表示
【Lattice FPGA】CertusPro-NXで差動入力/出力バッファをVHDL/Verilog-HDLでインスタンスする方法は?
A.以下の手順でインスタンスしてください。 1.Verilog-HDLの場合、以下のように記述してください。 IB Inst_IB(.I(In), .O(Out)); VHDLの場合、以下のように記述してください。 component IB port... 詳細表示
【Lattice:FPGA】 MachXO3 FPGAファミリ デバイス情報のまとめ
・MachXO3 FPGAファミリ 紹介資料 デバイスの特徴、プロダクトテーブル、採用事例などのまとめです。 採用のご検討にあたっては本資料をご参照ください。 添付ファイル:Lattice_MachXO3_XO2_Overview_v1.0.pdf ・MachXO3... 詳細表示
【Lattice FPGA】FPGAへのダウンロードに失敗する
次のことをご確認、お試しいただけますでしょうか。 1.デバイスへの供給電圧は正常(推奨動作条件内)でしょうか? 2.ダウンロードケーブルへの電源供給は正常(緑のLEDが点灯)でしょうか? 3.ダウンロードケーブルのリード線や各コネクタは正常に接続しているでしょうか? 4.PCのUS... 詳細表示
【Lattice:FPGA】 ECP3 FPGAファミリ デバイス情報のまとめ
注意:ECP3は旧世代製品のため採用をご検討の際は 必ず販売代理店までお問い合わせください。 ・ECP3 FPGAファミリ 紹介資料 デバイスの特徴、プロダクトテーブル、採用事例などのまとめです。 採用のご検討にあたっては本資料をご参照ください。 ... 詳細表示
ラティスセミコンダクターのデバイスでは未使用I/Oバンクへも電源供給(1.2V〜3.3V)を推奨します。 下記ラティスのアンサーデータベースをご参照ください。 Do I need to power up unused IO banks? http://www.latticesem... 詳細表示
【Lattice:FPGA】 CrossLinkPlus FPGAファミリ デバイス情報のまとめ
・CrosslinkPlus FPGAファミリ 紹介資料 デバイスの特徴、プロダクトテーブル、採用事例などのまとめです。 採用のご検討にあたっては本資料をご参照ください。 添付ファイル:Lattice_CrossLink_Plus_Overview_v1.0.pdf ... 詳細表示
【Lattice:FPGA】 CrossLink FPGAファミリ デバイス情報のまとめ
・CrosslinkFPGAファミリ 紹介資料 デバイスの特徴、プロダクトテーブル、採用事例などのまとめです。 採用のご検討にあたっては本資料をご参照ください。 添付ファイル:Lattice_CrossLink_Plus_Overview_v1.0.pdf ・C... 詳細表示
【Lattice 設計ツール】ispLEVER ClassicでispMACH4000シリーズをフィッティングするとGLB入力が制限を超えているというエラーが発生
ispMACH4000シリーズのGLB(Global Logic Blocks)への入力本数は36本までとなっています。 そのI/Oブロックへ配置したロジックに大きな入力本数を持つ信号があるため、制限を超えています。 ispLEVER Classicで”Auto_buffering_for_high_... 詳細表示
【Lattice FPGA】CrossLinkのPCN04A-20について、電源シーケンスが守れない場合はどうなりますか?
この電源シーケンスが守れない場合ですが、コンフィグレーション方法および 電源立上りの傾きによって発生確率が異なりますが、コンフィグレーションが 正常にできなくなる可能性があり、一度その状態になってしまいますと正常に 戻ることはありません。 ・コンフィグを内部NVCM(ワンタイムフラ... 詳細表示
95件中 81 - 90 件を表示