【Lattice FPGA】 MachXO5-NXで外部からI2Cで内蔵フラッシュにアクセスできるか?
MachXO5-NXのコンフィグレーションテクニカルノート (FPGA-TN-02271-x-x-MachXO5-NX-Programming-and-Configuration-User-Guide、 “x-x”部分はRevisionを示します)の2. Featuresに以下のようにコンフィグインタ... 詳細表示
【Lattice FPGA】Lattice FPGAを用いて、MIPI D-PHYをLVCMOSあるいはLVDSに変換するには、 どうしたらよいですか?
Crosslinkの場合 以下IPはサポート終了になっておりますので、ご注意願います。 https://www.latticesemi.com/products/designsoftwareandip/intellectualproperty/ipcore/ipcores04/mipidphytocmos... 詳細表示
【Lattice FPGA】Lattice FPGAを用いて、LVCMOSあるいはLVDSをMIPIに変換するには、 どうしたらよいですか?
Crosslinkの場合 以下URLのIPはサポート終了になっておりますので、ご注意ください。 https://www.latticesemi.com/products/designsoftwareandip/intellectualproperty/ipcore/ipcores04/cmostomipi... 詳細表示
【Lattice FPGA】CerusPro-NXの最大コンフィグレーションクロック周波数は?
MachXO5-NXのデータシートにはMaster SPI、Slave SPIのコンフィグレーション クロックのパラメータ(fMCLK)の最大周波数が記載されていますが、これらの周波数 でコンフィグを行うとFPGAとSPI Flashのsetup/hold時間からスペックを満たすこと はできませ... 詳細表示
【Lattice FPGA】 MachXO5-NXのPLLでリセットを使用しているが解除してもPLLがロックしない
PLLのリセット解除はクロックが安定してから行ってください。 sysCLOCK PLL Design and UserGuide for Nexus Platform (FPGA-TN-02095-x-x-sysCLOCK-PLL-Design-and-User-Guide-for-Nexu... 詳細表示
【Lattice FPGA】MachXO2/XO3の内部プルアップ/プルダウン抵抗値は?
MachXO2/XO3の内部プルアップ/プルダウン抵抗値は、データシートでIpu(I/O Active Pull-up Current)およびIpd(I/O Active Pull-down Current)の値を確認しオームの法則 から抵抗値を計算してください。 Synbo... 詳細表示
【Lattice FPGA】ECP5の内部プルアップ/プルダウン抵抗値は?
ECP5の内部プルアップ/プルダウン抵抗値は、データシートでIpu(I/O ActivePull-up Current) およびIpd(I/O Active Pull-down Current)の値を確認しオームの法則から抵抗値を計算 してください。 詳細表示
【Lattice FPGA】CrossLinkの内部プルアップ/プルダウン抵抗値は?
CrossLinkの内部プルアップ/プルダウン抵抗値は、データシートでIpu(I/O Active Pull-up Current)およびIpd(I/O Active Pull-down Current)の値を確認しオームの法則 から抵抗値を計算してください。 詳細表示
【Lattice FPGA】CrossLink-NXの内部プルアップ/プルダウン抵抗値は?
CrossLink-NXの内部プルアップ/プルダウン抵抗値は、データシートでIpu(I/O Active Pull-up Current)およびIpd(I/O Active Pull-down Current)の値を確認しオームの法則 から抵抗値を計算してください。 詳細表示
【Lattice FPGA】CrossLink-Plusの内部プルアップ/プルダウン抵抗値は?
CrossLink-Plusの内部プルアップ/プルダウン抵抗値は、データシートでIpu(I/O Active Pull-up Current)およびIpd(I/O Active Pull-down Current)の値を確認しオームの法則 から抵抗値を計算してください。 詳細表示
82件中 1 - 10 件を表示