【Lattice FPGA】AVANT-Eの内部プルアップ/プルダウン抵抗値は?
AVANT-Eの内部プルアップ/プルダウン抵抗値は、データシートでIpu(I/O Active Pull-up Current)およびIpd(I/O Active Pull-down Current)の値を確認しオームの法則 から抵抗値を計算してください。 詳細表示
【Lattice FPGA】CrossLink-NXのコンフィグ中のI/Oの状態は?
CrossLink-NXのコンフィグレーション中のI/Oの状態は内部プルアップ付きのHi-Z (ハイインピーダンス)です。プルアップ抵抗値については以下のFAQをご参照ください。 CrossLink-NXの内部プルアップ/プルダウン抵抗値は? https://secure.o... 詳細表示
【Lattice FPGA】MachXO2とMachXO3L/3LFの違いは
MachXO2、MachXO3L、MachXO3LFの主な違いは以下の通りです。 回路情報の保存 主な相違点 MachXO2 FLASH:10万回書き換え可能 SRAM:書き換え無制限 (SRAMアクセスはJTAG経由のみ) ・幅広いパッケ... 詳細表示
【Lattice FPGA】デバイスでスペクトラム拡散クロック(SSC)を生成できるか
ラティスセミコンダクターのデバイスではLattice SCのみスペクトラム拡散クロックの生成が可能です。 他のFPGAでは生成できません。 なお、スペクトラム拡散クロックの受信はすべてのFPGAで可能です。 詳細表示
【Lattice FPGA】CertusPro-NXのコンフィグ開始を遅らせる方法は?
コンフィグレーション開始を遅らせる目的でPROGRAMNをLowに保持していただいて構いません。 詳細表示
【Lattice 設計ツール】Active-HDLが起動しない
次のことを確認してください。 1.ライセンスファイルの有効期限が切れていませんか? ライセンスファイルの有効期間は1年間です。 切れていれば、再申請してください。 ソフトウェア・ライセンス発行 http://www.latticesemi.com/Su... 詳細表示
【Lattice FPGA】PCLKTとPCLKCの違いを教えてください。
TとCは差動の場合のペアとなります。 シングルエンドのクロックを入力される場合はPCLKTにアサインしてください。 詳細表示
【Lattice 設計ツール】Synplify Proのエラーおよびワーニングメッセージの調べ方を知りたい
お手数ですが、Synplify Proを単体起動して再度論理合成を実行してください。 ログのエラーやワーニングの番号をクリックするとヘルプが開き、意味を調べることができます。 詳細表示
【Lattice FPGA】2系統のクロックを切り替えて使用したいが、どうすれば良いか?
クロックをダイナミック(FPGA動作中)に切り替える場合は、専用のクロックマルチプレクサを使用すると、切り替え時のグリッチ発生を防ぐことができます。 詳しくは各デバイスのPLL・クロックのテクニカルノートやライブラリガイドを参照ください。 詳細表示
【Lattice 設計ツール】異なるクロックドメイン間のタイミング解析を行わせない方法
以下のような制約を制約ファイル(*.lpf)に追記してください。 例) クロックドメインCLK_AからCLK_Bのパスを解析から除外 BLOCK PATH FROM CLKNET "CLK_A" TO CLKNET "CLK_B"; 詳細表示
82件中 21 - 30 件を表示