【Lattice FPGA】CertusPro-NXで差動入力/出力バッファをVHDL/Verilog-HDLでインスタンスする方法は?
A.以下の手順でインスタンスしてください。 1.Verilog-HDLの場合、以下のように記述してください。 IB Inst_IB(.I(In), .O(Out)); VHDLの場合、以下のように記述してください。 component IB port... 詳細表示
【Lattice:FPGA】 MachXO3 FPGAファミリ デバイス情報のまとめ
・MachXO3 FPGAファミリ 紹介資料 デバイスの特徴、プロダクトテーブル、採用事例などのまとめです。 採用のご検討にあたっては本資料をご参照ください。 添付ファイル:Lattice_MachXO3_XO2_Overview_v1.0.pdf ・MachXO3... 詳細表示
【Lattice FPGA】FPGAへのダウンロードに失敗する
次のことをご確認、お試しいただけますでしょうか。 1.デバイスへの供給電圧は正常(推奨動作条件内)でしょうか? 2.ダウンロードケーブルへの電源供給は正常(緑のLEDが点灯)でしょうか? 3.ダウンロードケーブルのリード線や各コネクタは正常に接続しているでしょうか? 4.PCのUS... 詳細表示
ラティスセミコンダクターのデバイスでは未使用I/Oバンクへも電源供給(1.2V〜3.3V)を推奨します。 下記ラティスのアンサーデータベースをご参照ください。 Do I need to power up unused IO banks? http://www.latticesem... 詳細表示
【Lattice:FPGA】 CrossLinkPlus FPGAファミリ デバイス情報のまとめ
・CrosslinkPlus FPGAファミリ 紹介資料 デバイスの特徴、プロダクトテーブル、採用事例などのまとめです。 採用のご検討にあたっては本資料をご参照ください。 添付ファイル:Lattice_CrossLink_Plus_Overview_v1.0.pdf ... 詳細表示
【Lattice:FPGA】 CrossLink FPGAファミリ デバイス情報のまとめ
・CrosslinkFPGAファミリ 紹介資料 デバイスの特徴、プロダクトテーブル、採用事例などのまとめです。 採用のご検討にあたっては本資料をご参照ください。 添付ファイル:Lattice_CrossLink_Plus_Overview_v1.0.pdf ・C... 詳細表示
【Lattice FPGA】CrossLinkのPCN04A-20について、電源シーケンスが守れない場合はどうなりますか?
この電源シーケンスが守れない場合ですが、コンフィグレーション方法および 電源立上りの傾きによって発生確率が異なりますが、コンフィグレーションが 正常にできなくなる可能性があり、一度その状態になってしまいますと正常に 戻ることはありません。 ・コンフィグを内部NVCM(ワンタイムフラ... 詳細表示
【Lattice:FPGA】 CertusPro-NX FPGAファミリ デバイス情報のまとめ
・CertusPro-NX FPGAファミリ 紹介資料 デバイスの特徴、プロダクトテーブル、採用事例などのまとめです。 採用のご検討にあたっては本資料をご参照ください。 添付ファイル:Lattice_CertusProNX_Overview_v1.0.pdf ・Cert... 詳細表示
【Lattice:FPGA】 Mach-NX FPGAファミリ デバイス情報のまとめ
・Mach-NX FPGAファミリ 紹介資料 デバイスの特徴、プロダクトテーブルなどのまとめです。 採用のご検討にあたっては本資料をご参照ください。 添付ファイル:Lattice_MachNX_XO3D_Overview_v1.0.pdf ・メーカーホームページ ... 詳細表示
【Lattice:FPGA】 MachXO3D FPGAファミリ デバイス情報のまとめ
・MachXO3D FPGAファミリ 紹介資料 デバイスの特徴、プロダクトテーブルなどのまとめです。 採用のご検討にあたっては本資料をご参照ください。 添付ファイル:Lattice_MachNX_XO3D_Overview_v1.0.pdf ・メーカーホームページ ... 詳細表示
82件中 71 - 80 件を表示