【Lattice FPGA】 MachXO5-NXのPLLでリセットを使用しているが解除してもPLLがロックしない
PLLのリセット解除はクロックが安定してから行ってください。 sysCLOCK PLL Design and UserGuide for Nexus Platform (FPGA-TN-02095-x-x-sysCLOCK-PLL-Design-and-User-Guide-for-Nexu... 詳細表示
【Lattice FPGA】CerusPro-NXの最大コンフィグレーションクロック周波数は?
MachXO5-NXのデータシートにはMaster SPI、Slave SPIのコンフィグレーション クロックのパラメータ(fMCLK)の最大周波数が記載されていますが、これらの周波数 でコンフィグを行うとFPGAとSPI Flashのsetup/hold時間からスペックを満たすこと はできませ... 詳細表示
【Lattice FPGA】MachXO5-NXの基板チェックシートはあるか?
ラティスセミコンダクターが提供するHardware Checklistがありますのでご参照ください。 下記のMachXO5-NXの製品ページの「Documentation」から「MachXO5-NX Hardware Checklist (FPGA-TN-02274)」の最新版をダウンロードしてください。 h... 詳細表示
【Lattice FPGA】MIPI D-PHY伝送を行う基板の開発を行うにあたり、注意点を教えてください。
説明資料を用意しておりますので、担当FAEまでお問い合わせください。 (担当FAEが不明の場合はお手数ですがヘルプデスクからお問い合わせください) 詳細表示
【Lattice FPGA】CertusPro-NXの内部プルアップ/ダウン抵抗値は?
CertusPro-NXの内部プルアップ/プルダウン抵抗値は、データシートでIpu(I/O Active Pull-up Current)およびIpd(I/O Active Pull-down Current)の値を確認しオームの法則 から抵抗値を計算してください。 詳細表示
【Lattice FPGA】Certus-NXの内部プルアップ/プルダウン抵抗値は?
Certus-NXの内部プルアップ/プルダウン抵抗値は、データシートでIpu(I/O Active Pull-up Current)およびIpd(I/O Active Pull-down Current)の値を確認しオームの法則 から抵抗値を計算してください。 詳細表示
【Lattice FPGA】CrossLink-Plusの内部プルアップ/プルダウン抵抗値は?
CrossLink-Plusの内部プルアップ/プルダウン抵抗値は、データシートでIpu(I/O Active Pull-up Current)およびIpd(I/O Active Pull-down Current)の値を確認しオームの法則 から抵抗値を計算してください。 詳細表示
【Lattice FPGA】CrossLink-NXの内部プルアップ/プルダウン抵抗値は?
CrossLink-NXの内部プルアップ/プルダウン抵抗値は、データシートでIpu(I/O Active Pull-up Current)およびIpd(I/O Active Pull-down Current)の値を確認しオームの法則 から抵抗値を計算してください。 詳細表示
【Lattice FPGA】CrossLinkの内部プルアップ/プルダウン抵抗値は?
CrossLinkの内部プルアップ/プルダウン抵抗値は、データシートでIpu(I/O Active Pull-up Current)およびIpd(I/O Active Pull-down Current)の値を確認しオームの法則 から抵抗値を計算してください。 詳細表示
【Lattice FPGA】 MachXO5-NXで外部からI2Cで内蔵フラッシュにアクセスできるか?
MachXO5-NXのコンフィグレーションテクニカルノート (FPGA-TN-02271-x-x-MachXO5-NX-Programming-and-Configuration-User-Guide、 “x-x”部分はRevisionを示します)の2. Featuresに以下のようにコンフィグインタ... 詳細表示
82件中 71 - 80 件を表示