文字サイズ変更
S
M
L
TEDサポートウェブ
>
Lattice Semiconductor
>
FPGA
>
【Lattice 設計ツール】2入力クロックをセレクタで選択し使用する回路でタイミング解析を実施する方法は?
#10.エンドユーザーログインパーツ用変更設定。 【動作確認中!】
#10.エンドユーザーログインパーツ用変更設定。 【動作確認中!】
ユーザーログイン
アカウント
パスワード
アカウント新規作成
#18.HD問い合わせパーツ用変更設定
FAQトップに戻る
#17.カテゴリーツリー表示変更設定【動作確認中!】
TEDサポートウェブ
/category/show/27?site_domain=ted_product
Texas Instruments
(1070件)
/category/show/64?site_domain=ted_product
NXP Semiconductors
(760件)
/category/show/28?site_domain=ted_product
Lattice Semiconductor
(154件)
CPLD
(21件)
FPGA
(81件)
電源管理IC
(14件)
設計ツール
(35件)
その他
(2件)
/category/show/61?site_domain=ted_product
Infineon Technologies
(30件)
ダミーカテゴリー
当サイトについて
(7件)
戻る
No : 13642
公開日時 : 2023/02/09 17:04
印刷
【Lattice 設計ツール】2入力クロックをセレクタで選択し使用する回路でタイミング解析を実施する方法は?
セレクタで周波数の異なる2つの入力クロックから1つを選択していますが、タイミング解析を実施すると
1つのクロックに対してしかタイミング解析されません。
どうすれば両方の周波数に対するタイミング解析ができるでしょうか?
カテゴリー :
TEDサポートウェブ
>
Lattice Semiconductor
>
設計ツール
TEDサポートウェブ
>
Lattice Semiconductor
>
FPGA
回答
2つの周波数に対してそれぞれ単独で制約する制約ファイル(LPF)を作成し、2種類の制約ファイルでそれぞれ配置配線
(Place&Route)を実施すると、制約が*.prfファイルに変換され生成されます。
タイミング解析でそれぞれの*.prfファイルを指定して2回タイミング解析を行うと、2つの周波数それぞれの解析結果
を得ることができます。
アンケート:ご意見をお聞かせください
役に立った
その他
ご意見・ご感想をお寄せください
お問い合わせを入力されましてもご返信はいたしかねます
関連するFAQ
【Lattice 設計ツール】テストベンチの作成を簡単に行う方法は?
【Lattice 設計ツール】Lattice DiamondやRadiantでタイミング制約にSDC(FDC)を使用できますか?その場合使用できない制約などはありますか?
【TEDサポートウェブ】ヘルプデスク(お問い合わせ)を利用いただくにはログインが必要です。
【Lattice FPGA】2系統のクロックを切り替えて使用したいが、どうすれば良いか?
【Lattice FPGA】CertusPro-NXのコンフィグ開始を遅らせる方法は?
#12.FAQ表示ページレイアウト変更設定。 【動作確認中!】
TOPへ