文字サイズ変更
S
M
L
TEDサポートウェブ
>
NXP Semiconductors
>
Analog
>
【NXP:Analog】 PCA9632のfall timeについて
#10.エンドユーザーログインパーツ用変更設定。 【動作確認中!】
#10.エンドユーザーログインパーツ用変更設定。 【動作確認中!】
ユーザーログイン
アカウント
パスワード
アカウント新規作成
#18.HD問い合わせパーツ用変更設定
FAQトップに戻る
#17.カテゴリーツリー表示変更設定【動作確認中!】
TEDサポートウェブ
/category/show/27?site_domain=ted_product
Texas Instruments
(1070件)
/category/show/64?site_domain=ted_product
NXP Semiconductors
(760件)
Digital Networking
(194件)
i.MX
(163件)
Kinetis
(39件)
i.MX RT
(40件)
LPC
(40件)
MCX
(5件)
Auto MCU and Processor
(54件)
Analog
(39件)
Power Management
(17件)
RF
(19件)
Wi-Fi/BT
(52件)
NFC
(50件)
Security
(7件)
開発ツール
(39件)
その他
(2件)
/category/show/28?site_domain=ted_product
Lattice Semiconductor
(154件)
/category/show/61?site_domain=ted_product
Infineon Technologies
(30件)
ダミーカテゴリー
当サイトについて
(7件)
戻る
No : 6927
公開日時 : 2021/06/17 17:38
印刷
【NXP:Analog】 PCA9632のfall timeについて
PCA9632のI2CをFastMode(400kHz)で使用しています。
PCA9632のI2C Fall Time(tf)のSPECを確認しますと、
20+0.1Cb ns min.
の規定がありますが、Soc側からの信号を確認するとこれを満足しておりません。
このFall TimeのMin.規定を満足できないことで、動作上の問題は発生しますでしょうか。
また、Standard modeやFast mode plusでも同様の問題は発生しますでしょうか。
カテゴリー :
TEDサポートウェブ
>
NXP Semiconductors
>
Analog
回答
I2Cの入力信号のRise timeおよびFall timeがデータシート記載より短い場合下記ケースが生じますので注意してください。
非常にまれなケースですが、立ち上がり/立ち下がり時間が非常に速いと、SDA / SCLピンの静電放電(ESD)セルが誤ってトリガーされ、ESDセルが回復するまで、SDA / SCLラインがLowにラッチされ、入力信号に対して適切に処理できなくなる可能性があります。
該当の問題は、Standard modeでは発生しませんので、可能であればSCLクロック周波数を下げることを推奨します。
Fast mode Plusについては、I2C-bus specification and user manual(
UM10204
)にtfはminの規定がありますので同様の問題が生じます。
PCA9632のデータシートのTable19の改定時期は明確になっていません。
アンケート:ご意見をお聞かせください
役に立った
その他
ご意見・ご感想をお寄せください
お問い合わせを入力されましてもご返信はいたしかねます
関連するFAQ
【TI:プロセッサ】 AM64x /AM243xの回路図チェック:推奨事項 2.9 MMC
【TI︓電源IC 】 TPS61099 出力電圧設定用の抵抗値について
【TI:マイコン】 MSP430のクロック構成について
【NXP:Analog】 NXPのI2Cレベルトランスレーターについて
【NXP:DN】 LS1021A RCW, ブートコードの別メモリ対応
#12.FAQ表示ページレイアウト変更設定。 【動作確認中!】
TOPへ