【TI:電源IC】 LM34936: BIASピンとVOUTの接続
BIASピンに電圧印加が無い場合は、VINが内部のVCCレギュレータに入力されます。 VCCレギュレータはリニア・レギュレータのため、 入力電圧が大きいと電力損失が大きくなります。 そのため、VIN > VOUTの時間割合が多い場合は、VOUTをBIASピンに入力し、 VCCレギュレータの入力とする事 詳細表示
【TI:クロック/タイミング】 LMK1C1102とLMK1C1103のピン配置
LMK1C1102とLMK1C1103のピン配置はそれぞれ、CDCLVC1102とCDCLVC1103と同じです。 なお、Revision Bのデータシート(SNAS791B)が公開されており、ピン配置は記載されています。 常に最新のデータシートを参照してください。 詳細表示
【TI:電源IC】 TPS61175 SSピンの容量について
SSピンのコンデンサには最大容量はありませんが、SSピンの電流源は6uAであるため、 コンデンサを実際に充電できるようにコンデンサのリーク電流には注意する必要があります。 大きなコンデンサでは、より多くのリーク電流が発生する可能性があることに注意して下さい。 以下のE2Eも確認してください 詳細表示
【TI:プロセッサ】 TIのJTAGエミュレーター(XDS)のEMUピンについて
EMUピン(EMU0-x)は、計測およびトレースに使用されます。 JTAGエミュレーター(XDS)およびターゲットデバイスがサポートしている場合のみ利用可能です。 複数のEMUピン(EMU0-x)の内のどれが使用されるかは、ターゲットデバイスにより異なります。 詳細は下記および各エミュレーター、各 詳細表示
【NXP:NFC】 CLRC663 PlusのUART使用時のIF1ピンの処理について
UART(RS232)のI/Fを使用する場合、下の図の様に、IF1ピンはOPEN(N.C.)のままとしてください。 詳細表示
【NXP:NFC】 CLRC663 PlusのSIGINとSIGOUTピンについて
CLRC663 Plusは、通常、TX1,TX2,PXN,PXPピンに接続されるパッシブアンテナを使用します。 しかし、CLRC663 Plus内部では、デジタル回路とアナログ回路のブロックに分かれており、ブロック間のI/F信号をSIGINとSIGOUTピンにルーティングすることが出来ます。 これによりデジタル 詳細表示
【TI:電源IC】 LMZ31503/LMZ31506:PHピンの接続方法
PHピン同士で接続してください。 レイアウト例はデータシートの25ページ目を参考にしてください。 LMZ31503データシート 詳細表示
【NXP:DN】 LS1026A/LS1046A LS1046ARDB評価用ボードでのNCピン処理の確認
これらのNCピンの接続は、LS1043A/LS1088Aとの共通設計のボードを使用する場合の処理を適用しています。 アプリケーションノートAN5226 Common Board Design for LS1046A, LS1043A and LS1088A Processorsを参考ください。 詳細表示
ラティスセミコンダクターのFPGAおよびCPLDでは、未使用ピンには自動で 内部プルダウン処理されるため、外部処理は必要ありません。 下記、ラティスセミコンダクターのアンサーデータベースもご参照ください。 Do the unused I/O pins need to be 詳細表示
【TI:電源IC】 LP8733 Gated Mode動作時のPGOODピンのデフォルトの出力状態について
Gated Mode動作時のPGOODピンは、デフォルトでアサート状態となります。 この際の出力信号の極性は、PGOOD_CTRL_1 レジスタの PGOOD_POLのデフォルト値(OTP設定)で決まります。 メイン電源入力(VANAピン)がUndervoltage lockoutの 詳細表示
218件中 11 - 20 件を表示