ジッタクリーナーは、安定したVCOを用いることで出力でジッタを低減させるものです。 ジッタクリーナーの性能を出すためには、電源周り、信号線、フィルタなどデータシートや アプリケーションレポートのガイドラインに沿った設計が推奨されます。 ・LMK04906データシート ・AN-1939 Crystal 詳細表示
【Lattice FPGA】FPGAへのダウンロードに失敗する
次のことをご確認、お試しいただけますでしょうか。 1.デバイスへの供給電圧は正常(推奨動作条件内)でしょうか? 2.ダウンロードケーブルへの電源供給は正常(緑のLEDが点灯)でしょうか? 3.ダウンロードケーブルのリード線や各コネクタは正常に接続しているでしょうか? 4.PCのUSB 詳細表示
演算ユニット】 FPU:浮動小数演算ユニット TMU:三角関数演算ユニット VCU:ビタビ・複素数演算ユニット 【コプロセッサ】 CLA:C28xコアから独立し、並列して実行可能なコプロセッサです。 デジタル制御電源の高速制御演算等に使用できます。 【ヘテロジニアス 詳細表示
【TI:ロジック】 CMOSロジックの出力値が不安定な要因について
ください。 【TI:ロジック】 ロジック全般 オープンドレインとはをあわせて参考にしてください。 4. 未使用の入力端子がオープンになっていないか確認してください。 【TI:ロジック】 未使用端子の処理についてをあわせて参考にしてください。 5. 電源あるいはグランドが安定していない可能性が 詳細表示
Starter Kit ・AM437x Starter Kit Evaluation Module (TMDXEVM437x) Hardware User's Guide 上記評価ボードにACアダプタは同梱されておりません。 下記仕様のACアダプタを別途用意する必要があります。 ***** 電源定格:5V 詳細表示
【TI:プロセッサ】 AM64x /AM243xの回路図チェック:推奨事項 2.8 DDR(2.1 DDR4 Introduction)
ドレイン出力)です。 ・PODターミネーションへの変更?従来のSSTLプッシュプル出力ではなく、 疑似オープンドレイン(POD)出力バッファーが実装されています。 これにより、データビットの終端ODTは、中間レベルの電圧VTTではなく、 I / O電源レールVDDQに送られます。少しだけ 詳細表示
【TI:プロセッサ】 AM64x /AM243xの回路図チェック:推奨事項 2.15 USB2 - High Speed
グランドへ接続してください。 USB_DRVVBUSは、5V VBUS電源ソースを有効にするために接続してください。 USBコネクタのVBUS端子は、USB_DRVVBUSで制御する電源スイッチから 5VのVBUS電源の出力に接続してください。 VBUS端子は、 必ずAM64x Sitara 詳細表示
TA_PROG_SFP は、ユーザが セキュアブート ( secure boot ) を使用する際に、所定のシーケンスに従い電源を入力し、キーを書き込む際に使用します。 セキュアブートを使用しない場合は、TA_PROG_SFPはGNDに接続します。 NXP社の各Layerscape 製品の評価ボードは 詳細表示
Modulation機能を使用する場合、バッテリーなどで電源供給しておく必要があります。 詳細表示
【TI:プロセッサ】 AM64x /AM243xの回路図チェック:推奨事項 2.8 DDR(3.6 LPDDR4 Keepout Region)
のみ、この領域にルーティングできます。 この領域の基準地層での中断は許可されていません。 さらに、堅固なVDDS_DDR電源プレーンがキープアウト領域全体に 存在する必要があります。 次の手順へ> Index(DDR) Index 詳細表示
416件中 391 - 400 件を表示