【TI:電源IC】 LM25149:Active EMIフィルタ未使用時の対処方法
下記2通りの方法でActive EMIフィルタを未使用に出来ます。 ①CNFGピンをGNDに接続 但し、データシート項目8.3.16 Output Configurations (CNFG)よりVCCが 3.3Vを超えた時のR_CNFG抵抗値で設定がラッチされますので、 最初からGND... 詳細表示
【TI:電源IC】 TPS61030 入力が出力にスルーするモードを備えた製品
TPS61030の使用条件に近い製品では、パススルー・モードを備えたTPS61033があります。 出力電圧が出力設定電圧の101%になると、TPS61033はスイッチングを停止し、 ハイサイドMOSFETをにオンに保ちます。 その結果、入力は出力にスルーします。 ただし出力電圧(VOUT)は、入力電圧... 詳細表示
【TI:電源IC】 TPS65911: VDDCtrlに用いる、外部FETの入力電圧
12V以下であれば、一般的に用いられる電圧を網羅できるためです。 出力電圧が1Vの場合、最小オン時間の制約上は入力電圧を上げる事は可能ですが、 負荷変動、入力電圧変動を考慮すると最小オンDUTY比は10%程度が目安となります。 出力電圧がさらに低くなっていくと、最小オン時間の制約を満たせなくなり、 ... 詳細表示
【TI:スイッチ/マルチプレクサ】 SN74CB3T3306 レベル変換について
はい、できます。 出力信号を目的の電圧でプルアップしてください。 各IO端子は5Vトレラントとなり、最大+5Vまでプルアップできます。 参考回路が下記資料にあります。 ◇CBT-C, CB3T, and CB3Q Signal-Switch Families ... 詳細表示
そのとおりとなります。 Output voltage swingに関しては出力電流に依存しますので、 詳細についてはデータシートの図を参照してください。 Figure 16 Output Voltage Swing vs Output Sourcing Current, Fig... 詳細表示
LS1012Aにはパワーダウンシーケンスの要件はありません。 以下は回答の補足としてパワーダウンに関する要件について、Data Sheet からの抜粋です。 3.3 Power-down requirements The power-down cycle must complete ... 詳細表示
【NXP:DN】 Layerscape LS製品起動後のピンの設定変更
いいえ、できません。 Layerscape製品はパワーオンリセットのシーケンスで、Reset Configuration Word(RCW)をブートデバイスからReadする必要があります。 RCWには、ご質問の兼用ピンの設定などの各種設定が含まれますが、パワーオンリセット時にのみRCWをリードするシーケン... 詳細表示
【Lattice FPGA】CertusPro-NXのコンフィグ開始を遅らせる方法は?
コンフィグレーション開始を遅らせる目的でPROGRAMNをLowに保持していただいて構いません。 詳細表示
【Lattice:FPGA】 Mach-NX FPGAファミリ デバイス情報のまとめ
・Mach-NX FPGAファミリ 紹介資料 デバイスの特徴、プロダクトテーブルなどのまとめです。 採用のご検討にあたっては本資料をご参照ください。 添付ファイル:Lattice_MachNX_XO3D_Overview_v1.0.pdf ・メーカーホームページ ... 詳細表示
【Lattice:FPGA】 MachXO3D FPGAファミリ デバイス情報のまとめ
・MachXO3D FPGAファミリ 紹介資料 デバイスの特徴、プロダクトテーブルなどのまとめです。 採用のご検討にあたっては本資料をご参照ください。 添付ファイル:Lattice_MachNX_XO3D_Overview_v1.0.pdf ・メーカーホームページ ... 詳細表示
416件中 211 - 220 件を表示