【TI:データ・コンバータ】 DAC084S085のパワーダウンモード時の消費電流
の範囲で一定の値となります。 VREFIN端子の消費電流を小さくする際にはVREFIN端子にバッファを接続するか、 電源ICにEN付きのリファレンス電源を使用してください。 詳細表示
1x"(文書番号:sliu011) に記載の通り、AM57xとの接続構成が異なります。 ・TPS6590378:AM572x EVMで使用されており、DSPEVE、GPU及びIVAへの電源供給が共通の ”4A power supply”となります。 ・TPS6590379:AM574x IDK で 詳細表示
【NXP:Analog】 PTN3460IのSINK_STATUS信号について
SINK_STATUSはPTN3460I LVDS出力ステータスです。 電源投入/起動後、HPDRX は HIGH、DP ソースは初期化のAUX 通信を開始し、リンク トレーニングを実行してビデオ データ ストリームを開始します。 ビデオ データの存在が検出されると、PTN3460I は PVCCEN を 詳細表示
【TI:オーディオ】 TPA3255 内部ゲイン及び回路構成について
出力特性から150W/8Ω(THD=1%)を得る為にはBTL接続でVdd=52Vが必要です。(データシート11ページの図8より) PBTL接続とした場合でも出力段FETのON抵抗半減による電圧振幅の増加はごくわずかです。 但しTHD=10%の規定であればVdd=48Vで160W/8Ωの出力が得られます。(デ... 詳細表示
①TXBシリーズに接続するデバイスは、±2mA以上の出力電流能力を有するドライバーを使用して下さい。 ②動作中の電源電圧は、常にVCCA≦VCCBとなっていなければなりません。 但し、電源を投入する過程(過渡)においては、VCCA≧VCCBとなることは、特に問題ありません。 電源投入は、VCCAが先でも 詳細表示
【TI:マイコン】 MSP430F5xx/F6xxファミリー コア電圧(Vcore)の設定について
MSP430F5xx/F6xxファミリーのパワーマネジメントモジュール(PMM:Power Management Module)は、 内蔵するLDOにより電源電圧(DVcc)からコア電圧(Vcore)を生成します。 コア電圧は、PMMCTL0[PMMCOREV]ビットの設定により4段階の設定ができます 詳細表示
【TI:ロジック】 SN74LV123Aの保護ダイオードについて
【判断基準】 以下の式が成り立つとき、外付けダイオードによる保護が必要となります。 t < (Vcc x Ct) / 20mA t:電源電圧の立下り時間[ns] Vcc:電源電圧[V] Ct:タイミング・コンデンサ容量[pF] 電源OFFによってタイミング・コンデンサ内の電荷は 詳細表示
【Lattice:FPGA】 CrossLink-NX FPGAファミリ デバイス情報のまとめ
・Crosslink-NX FPGAファミリ 紹介資料 デバイスの特徴、プロダクトテーブル、採用事例などのまとめです。 採用のご検討にあたっては本資料をご参照ください。 添付ファイル:Lattice_CrossLinkNX_Overview_v1.0.pdf ・Cros... 詳細表示
【Lattice:FPGA】 CrossLinkPlus FPGAファミリ デバイス情報のまとめ
・CrosslinkPlus FPGAファミリ 紹介資料 デバイスの特徴、プロダクトテーブル、採用事例などのまとめです。 採用のご検討にあたっては本資料をご参照ください。 添付ファイル:Lattice_CrossLink_Plus_Overview_v1.0.pdf ... 詳細表示
【Lattice:FPGA】 CrossLink FPGAファミリ デバイス情報のまとめ
・CrosslinkFPGAファミリ 紹介資料 デバイスの特徴、プロダクトテーブル、採用事例などのまとめです。 採用のご検討にあたっては本資料をご参照ください。 添付ファイル:Lattice_CrossLink_Plus_Overview_v1.0.pdf ・C... 詳細表示
416件中 71 - 80 件を表示