【TI:プロセッサ】 AM572x:PRU-ICSSのPHYについて
TLK105の代替品として、DP83822を使用して下さい。 TLK105からDP83822への更新方法等については "DP83822 Hardware Rollover Application Note" を参照してください。 AM572x:PRU-ICSSポートとDP83822との... 詳細表示
【TI︓インターフェイス】 DS110DF410のHEOおよびVEOの算出方法
以下の計算式を用います。 HEO_UI = Reg_0x27 / 64 VEO_mV = Reg_0x28 * 3.125 詳細は"Programming Guide"を参照してください。 詳細表示
【TI︓インターフェイス】 SN65HVDA540-Q1 電源シーケンス
電源シーケンスの規定はありません。 こちらのe2eを参照してください。 詳細表示
【TI︓インターフェイス】 SN75DP130 HPD_SNKの端子処理
データシート記載のとおり内部プルダウンされていますので外部プルダウンは必要ありません。 こちらを参照ください。 詳細表示
【TI:インターフェイス】 RS-422とRS-485の違いについて
RS-485はRS-422をアップグレードして柔軟性を高めたバージョンとして定義された規格です。 それぞれの電気的特性をまとめました。 バス・アーキテクチャには差異があります。 RS-422はバスラインごとに1つのドライバーしかサポート出来ません(マルチドロップ)... 詳細表示
【TI:インターフェイス】TDP158RSB評価ボードのプルアップ抵抗に関して
AC-カップリングで利用する場合プルアップは必要ありません。 評価ボードではDC結合のHDMIまで想定した、一般的なHDMIシンク終端を模倣した構成にしています。 詳細表示
【TI:インターフェイス】 RS-485 フェイルセーフとは
複数のドライバ/レシーバからなるインターフェイスシステムでは、 ICがアクティブでない期間が長く、通信回線が通常とは異なる状態になる事があります。 その為、ノイズの影響を受けたり信号ラインの電圧がフローティング状態になる直前の論理によって レシーバが誤動作を起こす可能性があります。 この様... 詳細表示
【TI:インターフェイス】 TS3USB221の差動信号(D+/D-)の入れ替えについて
はい、可能です。入力のD+とD-を入れ替えた場合、出力のD+とD-も合わせて入れ替える必要があります。 以下E2Eも確認してください。 TS3USB221: Can you swap the USB pair polarity TS3USB221: swap configuratio... 詳細表示
【TI:インターフェイス】 RS-485 外付けフェイルセーフ回路の参考例
一般的な回路例をいくつか示します。各回路の目的は、 レシーバ入力側の電圧を最小入力閾値よりも高い値に保つことです。 また、3つの通信回路が通常とは異なる状態(オープン /アイドル / 短絡)のうち 1つ以上の状態下で既知の論理ステートを保つことです。 各回路図の右の表に記載されている項目は... 詳細表示
【TI:インターフェイス】 RS-485 伝送路短絡状態での外付けフェイルセーフ回路の注意点
下図の様にR3を追加できるのは、ドライバ出力とレシーバ入力が分離しているデバイス つまり、全二重タイプのトランシーバを使用した場合のみです。 出典:TIA/EIA-485 (RS-485)のインターフェイス回路(JAJA179) 詳細表示
86件中 21 - 30 件を表示