バス・ホールド回路は、LVCH,LVTH,ALVTH,ALVCH,AVCH,ABTH等の ファミリー名に“H”が付くデバイスに搭載されています。 入力端子に印加されている信号を一旦バッファリングして、 同じ論理レベルをドライブ能力の非常に低いドライバ(バス・ホールド)が、 リアルタイムで同... 詳細表示
【TI:プロセッサ】 AM4376 エラッタ Advisory19 ワークアラウンドについて
4線式タッチスクリーンを使用する場合は、ADC0_TS_CHARGE_STEPCONFIGレジスタBit[5] XPPSW_SWCビットフィールドを'1'にセットし、X+のドライバ(FET)をオンにします。 これにより、X+がVDDAにプルアップされます。 エラッタシートでは、このプルアップ... 詳細表示
【TI:プロセッサ】 AM64x /AM243xの回路図チェック:推奨事項 2.8 DDR(3.4 Compatible JEDEC LPDDR4 Devices)
Index Index(DDR) <前の手順へ 3.4 Compatible JEDEC LPDDR4 Devices Table 3-2に、このインターフェイスと互換性のある JEDECLPDDR4デバイスのパラメータを示します。 ... 詳細表示
【TI:プロセッサ】 AM64x /AM243xの回路図チェック:推奨事項 2.8 DDR(3.3 LPDDR4 Interface Schematics)
Index Index(DDR) <前の手順へ 3.3 LPDDR4 Interface Schematics 上記のように、LPDDR4は多くの異なる実装トポロジをサポートしますが、 デバイスはLPDDR4の単一の16ビットチャネルのみをサポートします。... 詳細表示
【TI:インターフェイス】 TPD4E004 電圧のクランプ目的として用いる場合
①抵抗は付けたほうが良いです。 コネクタを経由してサージが入った場合、TVSダイオードでもVfに対応する電圧が上昇します。 従って入出力端子電圧が上がり、デバイスの持つクランプダイオードへの影響が考えられます。 そのため電流制限として、(例えば)33ohm程度を追加する事をお勧めします。 ... 詳細表示
【TI:プロセッサ】 AM64x /AM243xの回路図チェック:推奨事項 2.8 DDR(3.12 Data Group Topologies)
Index Index(DDR) <前の手順へ 3.12 Data Group Topologies データライントポロジは、LPDDR4実装では常にポイントツーポイントであり、 2つの異なるバイトルーティンググループに分けられます。 ルーティング中... 詳細表示
【TI:プロセッサ】 AM64x /AM243xの回路図チェック:推奨事項 2.8 DDR(2.8 Net Classes)
Index Index(DDR) <前の手順へ 2.8 Net Classes ルーティングルールは、ネットクラスと呼ばれる グループ内の信号に適用されます。各ネットクラスには、 同じルーティング要件を持つ信号が含まれます。 これにより、こ... 詳細表示
【TI:プロセッサ】 AM64x /AM243xの回路図チェック:推奨事項 2.8 DDR(4 Revision History)
Index Index(DDR) <前の手順へ 4 Revision History 注:以前のリビジョンのページ番号は、 現在のバージョンのページ番号と異なる場合があります。 2021年1月1日から2021年7月30日までの変更 (f... 詳細表示
【TI:プロセッサ】 AM64x /AM243xの回路図チェック:推奨事項 2.8 DDR(3.10 LPDDR4 VTT)
Index Index(DDR) <前の手順へ 3.10 LPDDR4 VTT DDR3やDDR4とは異なり、LPDDR4構成のアドレス/制御バスの PCBで終端する必要はありません。 すべての終端は内部で処理されます(on-die) した... 詳細表示
【TI:プロセッサ】 AM64x /AM243xの回路図チェック:推奨事項 2.8 DDR(3.9 LPDDR4 VREF Routing)
Index Index(DDR) <前の手順へ 3.9 LPDDR4 VREF Routing LPDDR4メモリは、アドレス/コマンドバスとデータバスに対して、 それぞれ独自のVREFCAとVREFDQを内部で生成します。 同様に、DDR PH... 詳細表示
963件中 331 - 340 件を表示