I2Cインターフェイスは入力バッファを備えたオープンドレインドライバを使用してバス上のロジック信号を決定します。 I2CインターフェイスはHighでアイドル状態、つまり通信がない限りバス上の信号はHigh状態となります。 プルアップ抵抗はデータ転送の両方向でHigh状態を生成します。 ... 詳細表示
【TI:インターフェイス】 DP83822のEtherCAT対応について
はい、対応しています。 BECKHOFFの"PHY Selection Guide"を参照してください。 また、TIのAMIC110評価ボードにもDP83822が使用されています。 詳細表示
【TI:マイコン】 MSP430F5xx/F6xxファミリー コア電圧監視のmonitor機能について No.4
このFAQは、コア電圧の(異常な)上昇を検出(Overvoltage detection)したとき、PORを生成する動作について説明します。 コア電圧(Vcore)監視のmonitor機能(SVML)は、デフォルトでイネーブル(SVSMLCTL[SVMLE] = 1)になっています。 ... 詳細表示
【TI:マイコン】 MSP430F5xx/F6xxファミリー コア電圧監視のmonitor機能について No.3
このFAQは、コア電圧(Vcore)が設定電圧以上になったことを検出したとき、 NMI(ノンマスカブル割込み)を生成する動作について説明します。 コア電圧(Vcore)監視のmonitor機能(SVML)は、デフォルトでイネーブル(SVSMLCTL[SVMLE] = 1)になっています。 ... 詳細表示
【TI:インターフェイス】 I2C全般 バスラインの配線パターン
バスラインはクロストークと干渉が最小になるように配線する必要があります。 下図のようなパターンで配線を行うことをお勧めします。 この配線パターンによって、SDAラインとSCLラインの容量性負荷が同じになります。 GND層をもつプリント基板の場合は省略できます。 詳細表示
【TI:インターフェイス】 LVDS全般 PCBレイアウトの注意事項
LVDS信号を取り扱う際の一般的な推奨項目について纏めました。 詳細につきましては、アプリケーションノートを参照ください。 参照:LVDS オーナーズ・マニュアル Part 1 詳細表示
【TI:マイコン】 MSP430 Flashメモリへのアクセス違反によるノンマスカブル割込みについて
本FAQは、MSP430F1xx/F2xx/F4xx/G2xx/i2xx/F5xx/F6xxファミリーについての説明となります。 Flashメモリコントローラが書き込みや消去シーケンスを実行中(FCTL3[BUSY] = 1)に、 CPUなどがFlashメモリにアクセスしたとき、FCTL3[ACC... 詳細表示
【TI:インターフェイス】 全般 差動信号(LVDS)における配線パターンの注意事項
LVDS信号を取り扱う際の一般的な推奨項目について纏めました。 詳細については、アプリケーションノートを確認してください。 「LVDSオーナーズ・マニュアル」 詳細表示
外付けに使う温度センサに関してはダイオードやNTCのような負特性のものでも問題ありません。 TGAIN入力を反転させて電圧の読み取りを負からスタートさせ、温度上昇と共に正の方向に 移動させることも可能です。 詳細表示
下記のように定数変更が必要となります。 R30 未実装 ⇒ 1kΩ実装 R35 0Ω実装 ⇒ 未実装 R34未実装 ⇒ 0Ω実装 R32 => 未実装 J11 の実装 こちらの2.3.2 Direct (Bridge) Drivenも参照してください。 詳細表示
679件中 651 - 660 件を表示