【TI:ロジック】 マルチファンクション・ゲート(LVC1G97/98)の構成例 No.2
下記が、SN74LVC1G97/98を用いた2入力 AND/NANDの構成と真理値表となります。 【SN74LVC1G97を用いた2入力 AND】 出典:マルチファンクション・ゲート SN74LVC1G97/SN74LVC1G98 April 2003版(Texas Instrumen... 詳細表示
【TI:ロジック】 マルチファンクション・ゲート(LVC1G97/98)の構成例 No.4
下記が、SN74LVC1G97/98を用いた2入力(1反転入力) OR, NAND/ 2入力(1反転入力) NOR, ANDの構成と真理値表となります。 【SN74LVC1G97を用いた2入力(1反転入力) OR, NAND】 出典:マルチファンクション・ゲート SN74LVC1G... 詳細表示
【TI:ロジック】 マルチファンクション・ゲート(LVC1G97/98)の構成例 No.3
下記が、SN74LVC1G97/98を用いた2入力(1反転入力) AND, NOR/ 2入力(1反転入力) NAND, ORの 構成と真理値表となります。 【SN74LVC1G97を用いた2入力(1反転入力) AND, NOR】 出典:マルチファンクション・ゲート SN74L... 詳細表示
【TI:ロジック】 マルチファンクション・ゲート(LVC1G97/98)の構成例 No.5
下記が、SN74LVC1G97/98を用いた2入力 OR / 2入力 NORの構成と真理値表となります。 【SN74LVC1G97を用いた2入力 OR】 出典:マルチファンクション・ゲート SN74LVC1G97/SN74LVC1G98 April 2003版(Texas Inst... 詳細表示
【TI:ロジック】 マルチファンクション・ゲート(LVC1G97/98)の構成例 No.6
下記が、SN74LVC1G97/98を用いたインバータ / バッファの構成と真理値表となります。 【SN74LVC1G97を用いたインバータ】 出典:マルチファンクション・ゲート SN74LVC1G97/SN74LVC1G98 April 2003版(Texas Instruments... 詳細表示
【TI:ロジック】 マルチファンクション・ゲート(LVC1G97/98)の構成例 No.7
下記が、SN74LVC1G97/98を用いたバッファ / インバータの構成と真理値表となります。 【SN74LVC1G97を用いたバッファ】 出典:マルチファンクション・ゲート SN74LVC1G97/SN74LVC1G98 April 2003版(Texas Instrument... 詳細表示
入力信号が立ち上がる時と立ち下がる時で異なるしきい値を持つデバイスがあり、この2つのしきい値の差をヒステリシスと言います。 しきい値はシリーズにより異なりますが、おおよそ数百mVです。 ヒステリシス特性を有していると、信号のスロー入力に対する耐力が向上し、入力信号のノイズによる誤動作も防いでくれま... 詳細表示
【TI:ロジック】 ロジック全般 バスラインの分圧終端(テブナン終端)抵抗値の計算方法
バスラインの終端方法の一つに分圧終端(テブナン終端)があります。 伝送ラインのレシーバの近傍にVCCへのプルアップ抵抗(Rpu)とGNDへのプルダウン抵抗(Rpd)を接続します。 一般的に以下の様に求めることが出来ます。 (Rpu×Rpd) / (Rpu+Rpd) = (1.5~3)×Z... 詳細表示
【TI:ロジック】 双方向バストランシーバー DIR端子を切替時の遅延時間について
データシートのtenとtdisの値が規定となります。 ・ten…入力であったポートが出力に切り替わる時間 ・tdis…出力であったポートが入力に切り替わる時間 上記数値の大きい値を参考にして頂くことをお勧めします。 TI E2Eも確認してください。 ... 詳細表示
【TI:ロジック】 P82B96 長距離伝送で使用するケーブル
データシートに記載されておりますスペックは、 100~200Ωのインピーダンスを持ったフラットリボンケーブル(ツイストペアケーブル) を使用して測定されています。 詳細表示
118件中 81 - 90 件を表示