文字サイズ変更
S
M
L
TEDサポートウェブ
>
Texas Instruments
>
プロセッサ
>
【TI:プロセッサ】 AM64x /AM243xの回路図チェック:推奨事項 2.8 DDR(3.9 LPDDR4 VREF Routing)
#10.エンドユーザーログインパーツ用変更設定。 【動作確認中!】
#10.エンドユーザーログインパーツ用変更設定。 【動作確認中!】
ユーザーログイン
アカウント
パスワード
アカウント新規作成
#18.HD問い合わせパーツ用変更設定
FAQトップに戻る
#17.カテゴリーツリー表示変更設定【動作確認中!】
TEDサポートウェブ
/category/show/27?site_domain=ted_product
Texas Instruments
(1070件)
アンプ
(27件)
オーディオ
(13件)
モーター・ドライバ
(11件)
クロック/タイミング
(29件)
電源IC
(239件)
データ・コンバータ
(28件)
マイコン
(125件)
プロセッサ
(244件)
RFとマイクロ波
(10件)
/category/show/263?site_domain=ted_product
DLP
(16件)
センサ
(29件)
インターフェイス
(92件)
アイソレーション
(29件)
スイッチ/マルチプレクサ
(18件)
ロジック
(120件)
ワイヤレス・コネクティビティ
(19件)
その他
(21件)
/category/show/64?site_domain=ted_product
NXP Semiconductors
(760件)
/category/show/28?site_domain=ted_product
Lattice Semiconductor
(154件)
/category/show/61?site_domain=ted_product
Infineon Technologies
(30件)
ダミーカテゴリー
当サイトについて
(7件)
戻る
No : 10581
公開日時 : 2022/03/08 10:29
更新日時 : 2023/01/05 15:32
印刷
【TI:プロセッサ】 AM64x /AM243xの回路図チェック:推奨事項 2.8 DDR(3.9 LPDDR4 VREF Routing)
AM64x /AM243xの回路図チェックのポイントを教えてください。
カテゴリー :
TEDサポートウェブ
>
Texas Instruments
>
プロセッサ
回答
Index
Index(DDR)
<前の手順へ
3.9 LPDDR4 VREF Routing
LPDDR4メモリは、アドレス/コマンドバスとデータバスに対して、
それぞれ独自のVREFCAとVREFDQを内部で生成します。
同様に、DDR PHYは、読み取り中にデータグループネットに独自の基準電圧を提供します。
したがって、DDR3やDDR4とは異なり、VREFをボード上で生成する必要はなく、
LPDDR4構成に必要なVREFルーティングはありません。
次の手順へ>
Index(DDR)
Index
アンケート:ご意見をお聞かせください
役に立った
その他
ご意見・ご感想をお寄せください
お問い合わせを入力されましてもご返信はいたしかねます
関連するFAQ
【TI:プロセッサ】 AM64x /AM243xの回路図チェック:推奨事項 2.8 DDR(3.8 LPDDR4 Signal Termination)
【TI:プロセッサ】 AM64x /AM243xの回路図チェック:推奨事項 2.8 DDR(3.10 LPDDR4 VTT)
【TI:プロセッサ】 AM64x /AM243xの回路図チェック:推奨事項 2.8 DDR(3.7 Net Classes)
【TI:プロセッサ】 AM64x /AM243xの回路図チェック:推奨事項 2.8 DDR(3.12 Data Group Topologies)
【TI:プロセッサ】 AM64x /AM243xの回路図チェック:推奨事項 2.8 DDR(3.11 CK and ADDR_CTRL Topologies)
#12.FAQ表示ページレイアウト変更設定。 【動作確認中!】
TOPへ