文字サイズ変更
S
M
L
TEDサポートウェブ
>
Texas Instruments
>
ロジック
>
【TI:ロジック】 ロジック全般 ダンピング抵抗とは
#10.エンドユーザーログインパーツ用変更設定。 【動作確認中!】
#10.エンドユーザーログインパーツ用変更設定。 【動作確認中!】
ユーザーログイン
アカウント
パスワード
アカウント新規作成
#18.HD問い合わせパーツ用変更設定
FAQトップに戻る
#17.カテゴリーツリー表示変更設定【動作確認中!】
TEDサポートウェブ
/category/show/27?site_domain=ted_product
Texas Instruments
(1070件)
アンプ
(27件)
オーディオ
(13件)
モーター・ドライバ
(11件)
クロック/タイミング
(29件)
電源IC
(239件)
データ・コンバータ
(28件)
マイコン
(125件)
プロセッサ
(244件)
RFとマイクロ波
(10件)
/category/show/263?site_domain=ted_product
DLP
(16件)
センサ
(29件)
インターフェイス
(92件)
アイソレーション
(29件)
スイッチ/マルチプレクサ
(18件)
ロジック
(120件)
ワイヤレス・コネクティビティ
(19件)
その他
(21件)
/category/show/64?site_domain=ted_product
NXP Semiconductors
(760件)
/category/show/28?site_domain=ted_product
Lattice Semiconductor
(154件)
/category/show/61?site_domain=ted_product
Infineon Technologies
(30件)
ダミーカテゴリー
当サイトについて
(7件)
戻る
No : 3193
公開日時 : 2019/02/28 20:41
更新日時 : 2019/06/11 15:42
印刷
【TI:ロジック】 ロジック全般 ダンピング抵抗とは
ダンピング抵抗について教えてください。
カテゴリー :
TEDサポートウェブ
>
Texas Instruments
>
ロジック
回答
反射によるオーバーシュート及びアンダーシュートを回避するために、一般的には出力にダンピング抵抗を
付加する手法が用いられます。
TI社ではダンピング抵抗内蔵の製品を一部取り扱っています。
<利点>
●ラインインピーダンスマッチングやライン終端がより容易
●外付けダンピング抵抗が不要
<ネーミングルール>
R:A/B両ポートにダンピング抵抗内蔵
(例 SN74LVCR2245A)
2:出力にダンピング抵抗内蔵
(例 SN74LVC2244A)
アンケート:ご意見をお聞かせください
役に立った
その他
ご意見・ご感想をお寄せください
お問い合わせを入力されましてもご返信はいたしかねます
関連するFAQ
【Lattice FPGA】JTAGピンを専用ピンとして使用する場合、JTAGENBピンはどのように処理すれば良いでしょうか。
【TI:ロジック】 ロジック全般 バス・ホールドとは
【TI:ロジック】 ロジック全般 Ioffスペックとは
【TI:ロジック】 SN74CB3T16210:未使用時の制御ピン及びI/Oピンの対処方法
【TI:ロジック】 ロジック全般 トレラント機能とは
#12.FAQ表示ページレイアウト変更設定。 【動作確認中!】
TOPへ