シングルエンド方式、差動方式それぞれの構成回路図は以下のとおりです。
■シングルエンド方式
ある一つの情報を1本の信号ラインを使用して伝送する構成。
多数の信号ラインを使用して伝送する場合は、1本の共通グランド帰線を使用。
ある電圧を基準にして基準値より高いとHigh (または1)、低いとLow (または0)と表現する方式。
■差動方式
ある一つの情報を信号ラインのペア (対) を使用して伝送する構成。
差動ドライバは相補出力のペアを使用して、差動レシーバはグランドとの比較ではなく
信号ペア間の電位差を検出して出力状態を設定。
参照:LVDS Application and Data Handbook (JAJD001)